-
公开(公告)号:CN108334284B
公开(公告)日:2023-07-11
申请号:CN201810052389.2
申请日:2018-01-19
Applicant: 三星电子株式会社
Abstract: 提供了一种尾延迟感知前台垃圾收集算法。公开了一种固态驱动器(SSD)。SSD可包括:主机接口逻辑,用于从主机接收写命令;闪存,用于存储数据。SSD也可包括:SSD控制器,可包括用于即时阈值和尾延迟阈值的存储器以及闪存转换层。闪存转换层可以在SSD上的自由页的数量小于即时阈值时调用即时垃圾收集策略,并在自由页的数量小于尾延迟阈值时调用尾延迟感知垃圾收集策略。尾延迟垃圾收集策略将写命令和垃圾收集命配对。
-
-
公开(公告)号:CN107766097B
公开(公告)日:2021-08-13
申请号:CN201710701593.8
申请日:2017-08-16
Applicant: 三星电子株式会社
IPC: G06F9/4401 , G06F3/06 , G06F13/40
Abstract: 本发明提供了一种电子装置。所述电子装置包括第一存储器、第二存储器和控制器。第一存储器存储启动指令的数据,并且第二存储器存储与执行与外部装置的通信的条件关联的设置信息。在第二存储器基于来自外部装置的命令存储设置信息之前,控制器将具有自设定值的设置信息存储在第二存储器中。控制器在由自设定值限定的条件下响应于从外部装置接收的存储器读请求将启动指令的数据提供至外部装置。
-
公开(公告)号:CN109697998A
公开(公告)日:2019-04-30
申请号:CN201811230192.X
申请日:2018-10-22
Applicant: 三星电子株式会社
CPC classification number: G11C29/50012 , G06F12/00 , G11C29/023 , G11C29/028 , G11C29/1201 , G11C29/12015 , G11C2029/4402 , G11C7/1063 , G11C7/1057 , G11C7/106 , G11C7/1066 , G11C7/1084 , G11C7/1087 , G11C7/109 , G11C7/1093 , G11C16/10 , G11C16/26
Abstract: 本申请提供了一种非易失性存储装置、存储设备和训练数据线的方法。所述存储设备包括多个非易失性存储装置;以及控制器,所述多个非易失性存储装置通过多条数据线共同连接到所述控制器,所述控制器被配置为通过对所述多个非易失性存储装置中的第一非易失性存储装置执行第一训练操作来检测第一偏移信息,所述控制器还被配置为基于所述第一偏移信息对所述多个非易失性存储装置中的第二非易失性存储装置执行第二训练操作。
-
公开(公告)号:CN108363620A
公开(公告)日:2018-08-03
申请号:CN201810007083.5
申请日:2018-01-04
Applicant: 三星电子株式会社
IPC: G06F9/50
CPC classification number: G06F3/0644 , G06F3/0608 , G06F3/0641 , G06F3/0679 , G06F12/10 , G06F13/1673 , G06F13/4282 , G06F2212/1044 , G06F2212/656 , G06F2213/0026 , G06F2213/16 , G06F9/5016
Abstract: 一种内存模块包括:主机接口,其被配置为提供到主计算机的接口;一个或多个内存设备;去重引擎,其被配置为提供大于所述一个或多个内存设备的物理大小的所述内存模块的虚拟内存容量;内存控制器,其用于控制对所述一个或多个内存设备的访问;易失性存储器,其包括哈希表、溢出内存区域和信用单元,其中,当哈希冲突发生或哈希表满时,溢出内存区域存储用户数据,并且其中,信用单元存储溢出内存区域中的无效条目的地址;以及控制逻辑,其被配置为控制溢出内存区域和信用单元,并且生成指示溢出内存区域和信用单元的状态的警告。
-
公开(公告)号:CN108121674A
公开(公告)日:2018-06-05
申请号:CN201711145085.2
申请日:2017-11-17
Applicant: 三星电子株式会社
CPC classification number: G06F3/0616 , G06F3/061 , G06F3/0656 , G06F3/0659 , G06F3/0679 , G06F13/28 , G06F13/1673 , G06F3/0604 , G06F3/0631
Abstract: 公开一种用于缓冲器分配的控制器和存储装置及操作存储装置的方法。所述存储装置包括:非易失性存储器,包括多个非易失性存储器单元;缓冲器,包括将被分配给从主机获取的多个命令的多个存储空间;存储控制器,通过多个通道连接到非易失性存储器,所述存储控制器被配置为存储与所述多个通道中的每个通道的工作量对应的状态信息并将缓冲器分配给所述多个命令,其中,分配基于状态信息。
-
-
-
-
-