一种用于MF-TDMA体制的跳频抗干扰系统

    公开(公告)号:CN104821837A

    公开(公告)日:2015-08-05

    申请号:CN201510206373.9

    申请日:2015-04-27

    Abstract: 本发明涉及一种用于MF-TDMA体制的跳频抗干扰系统包括数字分路单元、功率估计与干扰判断单元、解调单元、前向AGC控制单元、独特码捕获单元、译码单元;本发明根据MF-TDMA体制的特点,结合解跳通道特性,对数字分路前多路信号整体进行功率估计,并且对数字分路后每路信号分别进行功率估计,利用两次功率估计的结果设计干扰判断算法,产生四种受干扰情况。利用干扰判断的结果,分别在解调单元、前向AGC控制单元、独特码捕获单元做相应的干扰抑制处理,对干扰抑制后的数据进行LDPC译码,确保受干扰条件下的正确通信,达到抗干扰效果。

    一种多路慢跳频信号抗干扰处理系统

    公开(公告)号:CN104301006A

    公开(公告)日:2015-01-21

    申请号:CN201410503321.3

    申请日:2014-09-26

    Abstract: 本发明涉及一种多路慢跳频信号的抗干扰处理系统,该系统包括分路解调单元、独特码捕获单元、功率判决单元、数据处理单元和译码单元,该系统根据慢跳频体制的特点,对每个业务跳进行捕获,并对该业务跳功率大小进行判断,利用每跳的捕获结果和功率判断结果,检测接收信号中是否存在干扰,对存在干扰的业务跳数据置零,采用LDPC译码方式对相位调整后基带解调信号进行译码,确保在有干扰条件下仍然能正确译码,因而可以提高系统的抗干扰能力;并在业务跳相关捕获过程中,将一个时隙内多个业务跳的相关值累加,并利用该累加相关值进行该时隙相位误差的计算,大大提高了时隙相位的捕获概率。

    一种基于频域的PN码快速捕获装置

    公开(公告)号:CN203086464U

    公开(公告)日:2013-07-24

    申请号:CN201320037387.9

    申请日:2013-01-21

    Abstract: 一种基于频域的PN码快速捕获装置,策略控制单元控制PN码生成器生成IQ两路PN码,并输出控制信号至FFT处理单元和门限判决单元进行多码相位搜索;并行相关单元由M个并行相关器组成,每个并行相关器对输入的扩频调制IQ两路信号分别与PN码生成器生成的IQ两路PN码进行相关,输出M组相关值至FFT处理单元;FFT处理单元按顺序完成M个PN码相位的N点FFT运算,运算结果输出至累加器进行非相干累加,累加结果输出至门限判决单元;门限判决单元根据累加结果确定自适应门限,搜索最大值并且记录最大值对应的位置和当前的PN码相位,根据自适应门限和最大值在策略控制单元的控制下进行PN码的捕获。

Patent Agency Ranking