用于改善MEM加速度计的频率响应的方法和装置

    公开(公告)号:CN113156163A

    公开(公告)日:2021-07-23

    申请号:CN202110079142.1

    申请日:2021-01-21

    Abstract: 本公开涉及用于改善MEM加速度计的频率响应的方法和装置。公开一种用于测量加速度的传感器装置及其操作方法。在一些实施方案中,传感器内部的电路将来自加速度计的测得的加速度信号数字化为数字化的加速度信号,并由传感器内的数字均衡滤波器进行处理以提供均衡的加速度信号。均衡的加速度信号可以具有在延伸超出传感器的加速度计内的MEMS传感器的谐振频率的频率范围内基本平坦的频率响应。

    数模转换器中的可变长度动态元件匹配

    公开(公告)号:CN106559078A

    公开(公告)日:2017-04-05

    申请号:CN201610834005.3

    申请日:2016-09-20

    Inventor: K·Q·恩古因

    Abstract: 本公开涉及数模转换器中的可变长度动态元件匹配。本公开的实施例提供改进的机制,用于施加DEM技术到包括多个单元的DAC。公开的机制包括跟踪输入数字信号在一定时间周期的幅度,以确定输入信号的部分的幅值的范围,并且当转换部分的数字值为模拟值并施加特定的DEM技术时,限制在其上仅施加DEM技术的DAC单元的数量仅为产生相应于所跟踪的部分的模拟输出必要的数量,该数量基于跟踪振幅确定,并可以小于DAC单元的总数。以这种方式,可以减少失配错误,用于更小的输入信号振幅。只要有可能,未使用的DAC单元可以被置于省电模式,提供降低功耗的优点。

    过采样Δ-Σ调制器的超低功耗双量化器架构

    公开(公告)号:CN106253908A

    公开(公告)日:2016-12-21

    申请号:CN201610402286.5

    申请日:2016-06-08

    Inventor: K·Q·恩古因

    Abstract: 本公开涉及过采样Δ-Σ调制器的超低功耗双量化器架构。模数转换器(ADC)的耗电量为汽车和消费装置的一个重要要求。ADC的一个特点是用于过采样Σ-Δ调制器的双量化架构。双量化Δ-Σ调制器具有用于数字化所述环路滤波器的输出端的第一量化器和用于数字化所述量化器的输入的第二量化。然而,第二量化器的量化噪声是高度相关的信号,并显著降低了Δ-Σ调制器的频谱。为了解决这个问题,作出到双量化架构的改进,以取消数字化输入端的第二量化器的量化噪声。此外,该改进允许第二量化器以比第一量化器慢得多的采样速率运行。有利地,改进提供了功耗和调制器的总面积的降低。

    双线路数字音频接口
    24.
    发明授权

    公开(公告)号:CN102821341B

    公开(公告)日:2016-08-03

    申请号:CN201210189080.0

    申请日:2012-06-08

    CPC classification number: H04H60/04

    Abstract: 本发明涉及双线路数字音频接口。输入音频接口可以包括用于传送音频数据的两个信号输入。第一信号线可以承载数字串行音频数据。第二信号线可以承载用于区分在第一信号线上传送的串行音频数据的字时钟信号。在立体声音频数据的情况下,字时钟信号可以对应于左右时钟信号,并可以将针对右声道的音频数据与针对左声道的音频数据相区分。音频数据还可以根据不同的配置进行区分,例如在传送的音频数据包括用于多于两个声道的音频的情况下。字时钟信号可以被缩放成重新生成用于编码第一信号线上的串行音频数据的位时钟信号。不需要传送编码位时钟信号。

    噪声消除的系统和方法
    25.
    发明公开

    公开(公告)号:CN105453169A

    公开(公告)日:2016-03-30

    申请号:CN201480044912.7

    申请日:2014-08-12

    Abstract: 一种减少延迟以提高性能的有源噪声消除(ANC)的系统和方法。在某些实施例中,系统使用采样周期采样噪声信号,以创建表示噪声信号的数字信号数据流。数据传输层携带数字信号数据到信号处理器。传输层临时组织数字信号数据以在采样周期的初始阶段中放置数字信号数据。采样周期的剩余阶段被设置为持续时间,允许信号处理器处理在初始阶段携带的数字信号数据,并在同一采样周期输出处理后的数据。以这种方式,数据的处理发生在一个采样周期内,以及延迟可降低和可预测。

    增强的二阶噪声整形分路和动态元件匹配技术

    公开(公告)号:CN104813587A

    公开(公告)日:2015-07-29

    申请号:CN201380062364.6

    申请日:2013-11-20

    CPC classification number: H03M1/66 H03M1/0668 H03M1/067 H03M1/74 H03M3/464

    Abstract: 执行数字输入信号的噪声整形分路的方法和电路可以包括使用多个层以处理输入信号。在第一层中,输入信号的最高有效位可以被分配到多个支路。动态元件匹配可以使用输入信号的最低有效位来执行。基于动态元件匹配的结果,值可以被添加到多个支路。如果存在数据活动不足,动态增强可被执行以增加数据活动。第一层中多条支路的输出信号可以被提供给第二层,其中,这些步骤可以在各输出信号重复。第二层的输出可被提供给多个三电平单位元件。

Patent Agency Ranking