-
公开(公告)号:CN1669274A
公开(公告)日:2005-09-14
申请号:CN03817319.0
申请日:2003-06-17
Applicant: 汤姆森特许公司
Inventor: 卡尔·克里斯坦森
CPC classification number: H04H60/04 , H04L12/40117 , H04L45/00 , H04L49/201 , H04L49/35 , H04N7/104
Abstract: 一种广播路由器(100),包括:具有输入和输出侧(102a-1和102a-2)的路由器矩阵(102a)。耦合至所述路由器矩阵(102a)的所述输入侧(102a-1)的是第一和第二基准输入(146和148)。第一基准输入(146)被配置用于向其施加第一基准信号,而第二基准输入(148)被配置用于向其选择性地施加第二基准信号或第一基准信号的冗余。广播路由器(100)还包括N个输入、M个输出、和耦合在所述N个输入和M个输出之间的路由引擎(134),该路由引擎(134)用于将N个输入中所选的一个施加到M个输出。基准选择电路(144)耦合在第一和第二基准输入(146和148)与路由引擎(134)之间。
-
公开(公告)号:CN1663196A
公开(公告)日:2005-08-31
申请号:CN03814567.7
申请日:2003-06-17
Applicant: 汤姆森特许公司
IPC: H04L12/56
CPC classification number: H04J3/0688 , H04J3/0685 , H04L45/28 , H04L45/583 , H04L45/60 , H04M3/12 , H04M2201/14 , H04Q3/521 , H04Q2213/13003 , H04Q2213/1302 , H04Q2213/1304 , H04Q2213/13167 , H04Q2213/13214 , H04Q2213/13242 , H04Q2213/1334 , H04Q2213/13341
Abstract: 通过多机架广播路由器(100)的每个机架(102C、104C)可支持安装第一路由器矩阵卡(102A、104A)、冗余路由器矩阵卡(102B、104B)以及时钟需求输入和输入卡(136-1至136-N和138-1至138-M、142-1至142-N和144-1至144-M)。第一主时钟(134)存在于第一机架(102C)的第一路由器矩阵卡(102A)上,而第二主时钟(154)存在于第二机架(104C)的冗余路由器矩阵卡(104B)上。每个主时钟(134、154)被构造用于将各个公共时钟信号提供给第一和第二机架(102C和104C)的所有输入和输出卡(136-1至136-N和138-1至138-M、142-1至142-N和144-1至144-M)。控制逻辑电路(148、156)确定第一主时钟(134)或第二主时钟(154)是否发出公共时钟信号。
-
公开(公告)号:CN1662957A
公开(公告)日:2005-08-31
申请号:CN03814527.8
申请日:2003-06-20
Applicant: 汤姆森特许公司
IPC: G10L19/00
CPC classification number: H04J3/0605 , G10L19/167 , H04H20/95
Abstract: 一种适于在广播路由器(100)中使用的两相解码器(296-1),以及用于从数字音频数据流中提取数字音频数据子帧的方法。两相解码器(296)中的逻辑电路(298)通过根据估计的位时间构造转变窗口来提取数字音频数据子帧,利用快速时钟采样数字音频数据流,和将所采样的数字音频数据流施加到所述转变窗口,以便识别表示数字音频数据子帧的前置码的转变。
-
-