延迟元件、可变延迟线、电压控制振荡器,以及显示设备和包括其的系统

    公开(公告)号:CN101447781A

    公开(公告)日:2009-06-03

    申请号:CN200810178825.7

    申请日:2008-12-01

    Inventor: 高取宪一

    Abstract: 涉及延迟元件、可变延迟线、电压控制振荡器,以及显示设备和包括其的系统。通过简单结构提供电压控制振荡器等等,即使存在温度变化,其中心振荡频率不变。延迟元件包括:延迟生成部,向输入信号添加延迟量而生成输出信号;以及延迟控制部,用于控制该延迟。延迟控制部具有输出用于调节延迟量的第一控制信号的延迟调节电路,以及输出用于补偿由温度引起的特性变化的第二控制信号的温度补偿电路。延迟控制部将通过合成第一控制信号和第二控制信号而获得的第三控制信号输出到延迟生成部,以便控制延迟量。延迟控制部通过使延迟调节电路和温度补偿电路串联连接,获得第三控制信号。

    显示装置
    23.
    发明授权

    公开(公告)号:CN101034218B

    公开(公告)日:2010-09-29

    申请号:CN200710085708.1

    申请日:2007-03-06

    Abstract: 提供了一种显示装置,其能够减小驱动电路规模并减少框架。在支持基板上提供其中以矩阵提供像素的显示区域、用于驱动扫描线的扫描线驱动电路和用于驱动信号线的信号线驱动电路。在显示区域中的像素用多个电构成。每个电都对应于某种颜色的滤色器。该点是横向长的形状,即为在沿着扫描线的方向上延伸的形状。换句话说,每个点都是在与信号线驱动电路的纵向方向平行地延伸的形状。滤色器例如是横向带状类型。

    显示装置
    24.
    发明公开

    公开(公告)号:CN101312032A

    公开(公告)日:2008-11-26

    申请号:CN200810125178.3

    申请日:2002-10-08

    Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。

    显示装置
    27.
    发明公开

    公开(公告)号:CN101312031A

    公开(公告)日:2008-11-26

    申请号:CN200810125177.9

    申请日:2002-10-08

    Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。

    显示装置
    30.
    发明公开

    公开(公告)号:CN101312033A

    公开(公告)日:2008-11-26

    申请号:CN200810125179.8

    申请日:2002-10-08

    Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。

Patent Agency Ranking