-
公开(公告)号:CN101577071A
公开(公告)日:2009-11-11
申请号:CN200910203007.2
申请日:2009-05-11
Applicant: NEC液晶技术株式会社
Inventor: 高取宪一
IPC: G09F9/30 , G09G3/34 , G02F1/1362 , G02F1/167
CPC classification number: H05B37/00 , G02F1/134336 , G02F1/13452 , G02F2201/56 , G06F3/14 , G09G3/20 , G09G5/00 , G09G2300/0439 , G09G2300/0842 , G09G2320/02 , G09G2340/0457
Abstract: 一种非矩形的像素阵列及具有该阵列的显示装置,不破坏图像亮度、识别性、忠实性等地实现具有良好外观性的非矩形外周形状。该显示区域(2)由外周形状呈非矩形的像素阵列构成,该像素阵列由多个非矩形像素(7、7、…)构成,并且由多个第1导线(8、8、…)构成的第1导线组、由多个第2导线(9、9、…)构成的第2导线组、由多个第3导线(10、10、…)构成的第3导线组以彼此交叉的状态配置。
-
公开(公告)号:CN101447781A
公开(公告)日:2009-06-03
申请号:CN200810178825.7
申请日:2008-12-01
Applicant: NEC液晶技术株式会社
Inventor: 高取宪一
Abstract: 涉及延迟元件、可变延迟线、电压控制振荡器,以及显示设备和包括其的系统。通过简单结构提供电压控制振荡器等等,即使存在温度变化,其中心振荡频率不变。延迟元件包括:延迟生成部,向输入信号添加延迟量而生成输出信号;以及延迟控制部,用于控制该延迟。延迟控制部具有输出用于调节延迟量的第一控制信号的延迟调节电路,以及输出用于补偿由温度引起的特性变化的第二控制信号的温度补偿电路。延迟控制部将通过合成第一控制信号和第二控制信号而获得的第三控制信号输出到延迟生成部,以便控制延迟量。延迟控制部通过使延迟调节电路和温度补偿电路串联连接,获得第三控制信号。
-
公开(公告)号:CN101034218B
公开(公告)日:2010-09-29
申请号:CN200710085708.1
申请日:2007-03-06
Applicant: 日本电气株式会社
CPC classification number: G09G3/20 , G09G3/3685 , G09G2300/0408 , G09G2300/0452 , G09G2310/027
Abstract: 提供了一种显示装置,其能够减小驱动电路规模并减少框架。在支持基板上提供其中以矩阵提供像素的显示区域、用于驱动扫描线的扫描线驱动电路和用于驱动信号线的信号线驱动电路。在显示区域中的像素用多个电构成。每个电都对应于某种颜色的滤色器。该点是横向长的形状,即为在沿着扫描线的方向上延伸的形状。换句话说,每个点都是在与信号线驱动电路的纵向方向平行地延伸的形状。滤色器例如是横向带状类型。
-
公开(公告)号:CN101312032A
公开(公告)日:2008-11-26
申请号:CN200810125178.3
申请日:2002-10-08
Applicant: 日本电气株式会社
Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。
-
公开(公告)号:CN1513130A
公开(公告)日:2004-07-14
申请号:CN02811234.2
申请日:2002-06-04
Applicant: 日本电气株式会社
Inventor: 高取宪一
CPC classification number: H03K17/102 , G02F1/13306 , G02F1/136209 , G02F1/1368 , G09G3/3648 , G09G2300/0833 , G09G2300/0842 , G09G2320/02 , G09G2320/0219 , G09G2320/0257 , G09G2320/0261 , H03K17/693
Abstract: 经由利用选通扫描电压而导通的n型MOS晶体管103,将信号线102上的数据信号电压保持在电压保持电容106中,并提供给模拟放大器电路104-1。模拟放大器电路104-1由双栅结构的MOS晶体管构成,其工作点被设定在Ids对Vds几乎没有依赖性的工作范围内。即使由于液晶109的响应而使得Vds产生变动,Ids也大致保持一定。因此可以向液晶109施加与数据信号电压大致成正比的像素电压。
-
公开(公告)号:CN100446079C
公开(公告)日:2008-12-24
申请号:CN200510136930.0
申请日:2005-12-15
Applicant: 日本电气株式会社
CPC classification number: G09G3/3655 , G02F1/13306 , G09G3/2014 , G09G2300/0876 , G09G2310/0235 , G09G2320/0252 , G09G2320/0261 , G09G2320/0285 , G09G2320/041 , G09G2330/021 , G09G2340/16
Abstract: 一种液晶显示装置,具有:显示单元、视频信号驱动电路、扫描信号驱动电路、公共电极电位控制电路以及同步电路。该显示单元具有:扫描电极、视频信号电极、以矩阵形式排列的多个像素电极、将视频信号传输到像素电极的多个开关元件,以及公共电极。在扫描信号驱动电路扫描全部扫描电极并将视频信号传输到像素电极之后,公共电极电位控制电路将公共电极的电位改变成脉冲形状、对视频信号进行过驱动、或者增加返回到没有施加电压的状态所需的扭矩。
-
公开(公告)号:CN101312031A
公开(公告)日:2008-11-26
申请号:CN200810125177.9
申请日:2002-10-08
Applicant: 日本电气株式会社
Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。
-
公开(公告)号:CN1416110A
公开(公告)日:2003-05-07
申请号:CN02144327.0
申请日:2002-10-08
Applicant: 日本电气株式会社
IPC: G09G3/36
CPC classification number: G09G5/006 , G09G3/2011 , G09G3/3648 , G09G3/3688 , G09G2300/0408 , G09G2300/08 , G09G2310/027 , G09G2310/0275 , G09G2310/0289 , G09G2310/0297 , G09G2310/06 , G09G2330/021 , G09G2330/06 , G09G2370/08
Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。
-
公开(公告)号:CN1379387A
公开(公告)日:2002-11-13
申请号:CN02108455.6
申请日:2002-04-01
Applicant: 日本电气株式会社
Inventor: 高取宪一
IPC: G09G3/36
CPC classification number: G09G3/2011 , G09G3/3611 , G09G3/3614 , G09G3/3648 , G09G2300/0491 , G09G2310/06 , G09G2320/0204 , G09G2320/0261
Abstract: 一种固定LCD单元,包括一个像素阵列,该像素阵列包括第一组把每个场内的高亮度状态传递为稳定亮度状态的高亮度像素和第二组不传递这种高亮度状态的低亮度像素。每个场内第一组的平均亮度采用用于第一组的每个像素所希望的亮度。LCD单元的这种结构消除了在移动画面中观看到的移动物体的拖尾。
-
公开(公告)号:CN101312033A
公开(公告)日:2008-11-26
申请号:CN200810125179.8
申请日:2002-10-08
Applicant: 日本电气株式会社
Abstract: 本发明提供一种高精细、多灰度、低成本、低消耗功率的显示装置。包括:显示屏110,扫描电路109,及数据线驱动电路。在上述显示屏的外部具有控制器IC102,该控制器IC102包括:存储显示数据的显示存储器;从上述显示存储器读出数据并向上述显示屏输出的输出缓冲器112;控制上述显示存储器及上述输出缓冲器并管理与上述上位装置间的通信及控制的控制器113;在上述显示屏上具有构成上述数据线驱动电路的一部分,并将数字信号的显示数据变换为模拟信号的DAC电路106;上述控制器IC102与上述显示屏之间的数据传输用总线宽度,与上述控制器与上述上位装置之间总线相比,一次可并行传输多位数据,降低数据线驱动电路的工作频率。
-
-
-
-
-
-
-
-
-