-
公开(公告)号:CN102947817B
公开(公告)日:2016-03-02
申请号:CN201080067646.1
申请日:2010-06-23
Applicant: 富士通株式会社
CPC classification number: H04L29/02 , G06F12/1416 , Y02D10/13
Abstract: 本发明涉及通信装置、通信方法以及通信程序。通信装置(101#0)能够控制访问自身装置的存储器亦即MEM(201#0)的访问部(304)以及通过I/F(109#0)与通信装置(101#1)通信的通信部(305)。通信装置(101#0)利用检测部(301)检测从自身装置内产生的访问请求,利用判断部(302)判断访问请求中的访问对象数据的地址是否为分配至MEM(201#0)的地址。通信装置(101#0)利用控制部(303),基于判断部(302)判断的判断结果,选择并执行访问部(304)进行的处理、通信部(305)进行的处理中任意一方的处理。
-
公开(公告)号:CN102947807B
公开(公告)日:2015-09-09
申请号:CN201080067437.7
申请日:2010-06-14
Applicant: 富士通株式会社
IPC: G06F12/08
CPC classification number: G06F12/0828 , G06F12/0815 , G06F12/0831 , G06F12/0837 , G06F12/0842 , G06F12/0875 , G06F2212/1024 , G06F2212/1028 , G06F2212/171 , G06F2212/452 , G06F2212/621 , Y02D10/13
Abstract: 多核处理器系统(100)包含执行被CPU分别访问的高速缓冲存储器中储存的共享数据的值的一致性的执行部(503)。多核处理器系统(100)利用检测部(504)检测被CPU(#0)执行的第1线程,确定被成为CPU(#0)以外的CPU(#1)正在执行的第2线程。在确定后,多核处理器系统(100)利用判断部(506)判断是否存在被第1以及第2线程共同访问的共享数据。在判断为不存在共享数据的情况下,多核处理器系统(100)利用执行部(503)使与CPU(#0)对应的监听对应高速缓冲存储器(#0)和与CPU(#1)对应的监听对应高速缓冲存储器(#1)的一致性的执行停止。
-
公开(公告)号:CN104823467A
公开(公告)日:2015-08-05
申请号:CN201280076970.9
申请日:2012-11-09
Applicant: 富士通株式会社
CPC classification number: H04L43/0876 , H04L41/0631 , H04L43/04 , H04L43/50 , H04L67/12 , H04W4/38 , H04W24/08 , H04W40/02 , H04W84/18 , H04L41/06
Abstract: 计算机获取集约装置(101-B)通过多个传感器节点之间的多跳通信接收了针对由集约装置(101-A)发送并通过多个传感器节点(102)之间的多跳通信传播的发送指示的来自多个传感器节点(102)的发送信号时的、从集约装置(101-A)到第二通信装置的第一通信路径(r1)相关的第一信息。计算机从存储装置获取正常时的从集约装置(101-A)开始到被集约装置(101-B)接收为止的第二通信路径(r2)相关的第二信息。计算机通过比较第一信息和第二信息,来判定第一通信路径(r1)与第二通信路径(r2)的一致。若第一通信路径(r1)与第二通信路径(r2)不一致,则计算机判定为存在任意一个传感器节点相关的异常。
-
公开(公告)号:CN104662591A
公开(公告)日:2015-05-27
申请号:CN201280075971.1
申请日:2012-09-28
Applicant: 富士通株式会社
CPC classification number: H04W64/006 , H04W4/04 , H04W4/38 , H04W4/70 , H04W24/10
Abstract: 本发明涉及通信装置、通信程序、通信方法以及通信系统。通信装置(N1~N10)检测自身装置的位置处的规定特性。通信装置(N1~N10)从周边的通信装置接收通信装置组中的其他通信装置的位置处的规定特性的由其他通信装置检测的检测结果。通信装置(N1~N10)在接收到的检测结果与由自身装置检测的检测结果的差异为规定量以下的情况下将接收到的检测结果向周边的通信装置发送,在差异不为规定量以下的情况下不将接收到的检测结果向周边的通信装置发送。
-
公开(公告)号:CN104169880A
公开(公告)日:2014-11-26
申请号:CN201280071526.8
申请日:2012-03-19
Applicant: 富士通株式会社
CPC classification number: G06F9/46 , G06F9/4887 , Y02D10/24
Abstract: 协同处理器(101-1)在每次各驱动程序的执行开始时将驱动程序的执行开始时刻储存至局部存储器(102-1)。协同处理器(101-1)在执行驱动程序(A)中进行CPU调用处理的情况下,对每个驱动程序(B)、驱动程序(C)计算执行开始时刻与当前时刻的差值。若以驱动程序(C)为例,则协同处理器(101-1)在针对驱动程序(C)计算出的差值上加上驱动程序(A)的CPU调用处理所需的处理时间(t2a)和驱动程序B的通常处理所需的处理时间(t1b)。协同处理器(101-1)判断针对驱动程序(C)的各个相加结果是否遵守各自的限制时间。判断为针对驱动程序(C)的相加结果不能够遵守限制时间,协同处理器(101-1)将驱动程序(C)的执行委托通知给其他协同处理器(101-2)。
-
公开(公告)号:CN103348324A
公开(公告)日:2013-10-09
申请号:CN201180067139.2
申请日:2011-02-10
Applicant: 富士通株式会社
IPC: G06F9/48
CPC classification number: G06F1/3228 , G06F1/08 , G06F1/28 , G06F1/324 , G06F1/3287 , G06F1/329 , G06F1/3296 , G06F9/4881 , G06F9/5094 , Y02D10/126 , Y02D10/171 , Y02D10/172 , Y02D10/22 , Y02D10/24
Abstract: 本发明涉及调度方法、设计辅助方法以及系统。按利用场景在表中存储有运转CPU数和时钟的频率。每当利用场景切换,OS便从表中取得运转CPU数和时钟的频率。例如,在邮件中,将运转CPU数设为2,将向运转中的CPU提供的时钟的频率设为300[MHz]。而且,如果在执行邮件的过程中关闭了终端,则OS从表中取得与终端被关闭的事件对应的运转CPU数和时钟的频率。运转CPU数为3,频率为100[MHz]。OS向与运转CPU数对应的CPU提供所取得的频率的时钟,以与运转CPU数对应的CPU执行处于执行过程中的程序。
-
公开(公告)号:CN102971709A
公开(公告)日:2013-03-13
申请号:CN201080067774.6
申请日:2010-06-30
Applicant: 富士通株式会社
CPC classification number: G06F9/54 , G06F9/45545 , G06F9/485
Abstract: 本发明涉及信息处理装置、信息处理方法以及信息处理程序。在OS(#1)执行包含与OS(#1)不同的OS(#2)的进程的第1状态下,信息处理装置(100)利用检测部(301)检测切换请求。信息处理装置(100)在由检测部(301)检测出切换请求的情况下,利用停止部(303)使包含OS(#2)的进程停止。在停止进程之后,信息处理装置(100)利用转移部(304)将针对处理器的执行权限从OS(#1)转移到OS(#2)。转移执行权限后,信息处理装置(100)利用切换部(302),从第1状态切换到OS(#2)执行包含OS(#1)的进程的第2状态。
-
公开(公告)号:CN102947817A
公开(公告)日:2013-02-27
申请号:CN201080067646.1
申请日:2010-06-23
Applicant: 富士通株式会社
CPC classification number: H04L29/02 , G06F12/1416 , Y02D10/13
Abstract: 本发明涉及通信装置、通信方法以及通信程序。通信装置(101#0)能够控制访问自身装置的存储器亦即MEM(201#0)的访问部(304)以及通过I/F(109#0)与通信装置(101#1)通信的通信部(305)。通信装置(101#0)利用检测部(301)检测从自身装置内产生的访问请求,利用判断部(302)判断访问请求中的访问对象数据的地址是否为分配至MEM(201#0)的地址。通信装置(101#0)利用控制部(303),基于判断部(302)判断的判断结果,选择并执行访问部(304)进行的处理、通信部(305)进行的处理中任意一方的处理。
-
公开(公告)号:CN102947807A
公开(公告)日:2013-02-27
申请号:CN201080067437.7
申请日:2010-06-14
Applicant: 富士通株式会社
IPC: G06F12/08
CPC classification number: G06F12/0828 , G06F12/0815 , G06F12/0831 , G06F12/0837 , G06F12/0842 , G06F12/0875 , G06F2212/1024 , G06F2212/1028 , G06F2212/171 , G06F2212/452 , G06F2212/621 , Y02D10/13
Abstract: 多核处理器系统(100)包含执行被CPU分别访问的高速缓冲存储器中储存的共享数据的值的一致性的执行部(503)。多核处理器系统(100)利用检测部(504)检测被CPU(#0)执行的第1线程,确定被成为CPU(#0)以外的CPU(#1)正在执行的第2线程。在确定后,多核处理器系统(100)利用判断部(506)判断是否存在被第1以及第2线程共同访问的共享数据。在判断为不存在共享数据的情况下,多核处理器系统(100)利用执行部(503)使与CPU(#0)对应的监听对应高速缓冲存储器(#0)和与CPU(#1)对应的监听对应高速缓冲存储器(#1)的一致性的执行停止。
-
公开(公告)号:CN102792275A
公开(公告)日:2012-11-21
申请号:CN201080065346.X
申请日:2010-03-11
Applicant: 富士通株式会社
IPC: G06F9/52
CPC classification number: G06F9/4881 , G06F2209/485
Abstract: 在软件控制装置中,CPU(#0)通过控制指示部(303)向CPU(#1)发出指示使得进行控制,以暂时停止执行中的软件或者降低执行优先级。接受到指示的CPU(#1)通过判断部(306)判断起动中的软件和执行中的软件是否正在访问同一共用资源。在判断为正在访问同一共用资源的情况下,CPU(#1)通过控制部(307)进行控制以暂时停止执行中的软件或者降低执行优先级。
-
-
-
-
-
-
-
-
-