-
公开(公告)号:CN102804254A
公开(公告)日:2012-11-28
申请号:CN201080026978.5
申请日:2010-02-24
Applicant: 夏普株式会社
CPC classification number: G09G3/3655 , G09G3/3614 , G09G3/3677 , G09G2300/0852 , G09G2300/0876
Abstract: 在进行CC驱动的显示驱动电路中,使被供给到源极线的数据信号的极性按每2个水平扫描期间反转,并且使从源极线被写入像素电极的信号电位的变化的朝向按每相邻的2行不同。由此,在进行CC驱动的显示装置中,在进行n线反转驱动的情况下,能够消除显示影像中产生的明暗形成的横线,实现显示品质的提高。
-
公开(公告)号:CN100373424C
公开(公告)日:2008-03-05
申请号:CN200410057876.6
申请日:2004-08-20
Applicant: 夏普株式会社
CPC classification number: G09G3/3688 , G09G2310/0248 , G09G2310/04 , G09G2330/021
Abstract: 一起预充电型的显示装置的源驱动器对每条源总线具有供给控制电路。对供给控制电路输入对源总线预充电用的预充电控制信号和将应向像素写入的数据写入到源总线中用的取样控制信号,2个开关之中的一个开关响应于预充电控制信号和取样控制信号而导通。另一开关响应于取样控制信号而导通。取样时两个开关一起导通使写入加快,预充电时由于不使另一开关工作,所以可以降低功耗。
-
公开(公告)号:CN107003580B
公开(公告)日:2020-11-10
申请号:CN201580062617.9
申请日:2015-11-13
Applicant: 夏普株式会社
IPC: G02F1/1345 , G09F9/30 , G09G3/20 , G09G3/36
Abstract: 本发明的目的在于,在具有层级化的配线结构的显示装置中,抑制由于配线电阻、电容等根据层级不同而导致的显示质量降低。本发明的显示装置具有被层级化为P个层级(P为2以上的整数)的配线结构,采用按每Q个(Q为自然数)源极总线(SL)使视频信号的极性反转的Q列反转驱动方式,其中,多个源极总线(SL)被布设于多个层级,使得以与P和Q的最小公倍数的2倍的数相等的个数的源极总线(SL)为1组,在各水平扫描期间中在各层级中被施加正极性的视频信号的源极总线(SL)的个数与被施加负极性的视频信号的源极总线(SL)的个数一致。
-
公开(公告)号:CN103098140B
公开(公告)日:2016-05-25
申请号:CN201180041595.X
申请日:2011-08-30
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/3677 , G09G2310/0286
Abstract: 构成移位寄存器的单元电路(11)包括:晶体管(T2),向该晶体管(T2)的漏极端子提供时钟信号(CK),该晶体管的源极端子与输出端子(OUT)相连接;晶体管(T9),若被提供激活状态的全导通控制信号(AON),则该晶体管(T9)向输出端子(OUT)输出导通电压,而若被提供非激活状态的全导通控制信号(AONB),则停止所述导通电压的输出;晶体管(T1),若被提供非激活状态的全导通控制信号(AONB),则该晶体管(T1)基于输入信号(IN)来向晶体管(T2)的控制端子提供导通电压;以及晶体管(T4),若被提供激活状态的全导通控制信号(AON),则该晶体管(T4)向晶体管(T2)的控制端子提供截止电压。由此,提供一种能通过简单的结构来防止全导通动作后的误动作的移位寄存器以及具备该移位寄存器的显示装置。
-
公开(公告)号:CN103081361B
公开(公告)日:2015-11-25
申请号:CN201180041694.8
申请日:2011-08-31
Applicant: 夏普株式会社
IPC: H03K19/003 , H03K19/0175 , H03K19/094
CPC classification number: H02J4/00 , H03K3/356008 , H03K3/356026 , H03K19/01714 , H03K19/01735 , Y10T307/50
Abstract: 本信号处理电路包括:第一及第二输入端子;输出端子;第一输出部,该第一输出部包含自举电容,并与第二输入端子及输出端子相连接;第二输出部,该第二输出部与上述第一输入端子、第一电源以及输出端子相连接;以及电荷控制部,该电荷控制部与上述第一输入端子相连接,并对上述自举电容的电荷进行控制,上述电荷控制部与第一输出部经由将两者之间进行电连接或者切断的中继部相连接,上述电荷控制部中设置有与第二电源相连接的电阻。由此,能够提高自举型信号处理电路的可靠性。
-
公开(公告)号:CN102576517B
公开(公告)日:2014-11-19
申请号:CN201080046262.1
申请日:2010-06-04
Applicant: 夏普株式会社
CPC classification number: G09G3/3614 , G09G3/3655 , G09G2310/0267
Abstract: 在进行CC驱动的显示装置,将在列方向将视频信号的分辨率转换为2倍进行显示的第一模式,切换为以视频信号的分辨率进行显示的第二模式。在第一模式,向与相邻的2条扫描信号线对应的在列方向相邻的2个像素所包括的各像素电极,供给相同极性且相同灰度等级的信号电位,并且使被写入像素电极的信号电位的变化方向按每相邻的2行而不同(2线反转驱动)。在第二模式,使被写入像素电极的信号电位的变化方向按每相邻的1行而不同(1线反转驱动)。提供如下的显示驱动电路:在进行CC驱动的显示装置,能够不引起显示品质的下降地在第一模式与第二模式之间相互切换,该第一模式是将视频信号的分辨率转换为n倍(n为整数)进行显示的模式,该第二模式是将视频信号的分辨率转换为m倍(m是与n不同的整数)进行显示的模式。
-
公开(公告)号:CN101868919B
公开(公告)日:2014-05-07
申请号:CN200880116731.5
申请日:2008-08-19
Applicant: 夏普株式会社
IPC: H03K19/0175 , G09G3/20 , G09G3/36 , H03F1/02 , H03F1/56 , H03K17/687 , H03K19/0185 , H03K19/094
CPC classification number: G09G3/3677 , G09G2310/0291 , G09G2330/021 , H03K19/0013 , H03K19/01714 , H03K19/018507 , H03K19/09441
Abstract: 具备:缓冲器部(32),其具有包括相互串联连接的n沟道型的2个晶体管(4、6)的第1串联电路、包括相互串联连接的n沟道型的2个晶体管(5、7)的第2串联电路以及电容(101);和反转信号生成部(31),其仅采用n沟道型的沟道极性的晶体管(1~3)构成,生成输入信号的反转信号,输入信号输入到晶体管(6)的栅极和晶体管(7)的栅极,由反转信号生成部(31)生成的反转信号输入到晶体管(4)的栅极,从第2串联电路的2个晶体管彼此的连接点(OUT)输出输出信号,由此实现包括单极性沟道晶体管、能够抑制消耗电流并且加大负载的驱动能力的单相输入的缓冲器。
-
公开(公告)号:CN103081361A
公开(公告)日:2013-05-01
申请号:CN201180041694.8
申请日:2011-08-31
Applicant: 夏普株式会社
IPC: H03K19/003 , H03K19/0175 , H03K19/094
CPC classification number: H02J4/00 , H03K3/356008 , H03K3/356026 , H03K19/01714 , H03K19/01735 , Y10T307/50
Abstract: 本信号处理电路包括:第一及第二输入端子;输出端子;第一输出部,该第一输出部包含自举电容,并与第二输入端子及输出端子相连接;第二输出部,该第二输出部与上述第一输入端子、第一电源以及输出端子相连接;以及电荷控制部,该电荷控制部与上述第一输入端子相连接,并对上述自举电容的电荷进行控制,上述电荷控制部与第一输出部经由将两者之间进行电连接或者切断的中继部相连接,上述电荷控制部中设置有与第二电源相连接的电阻。由此,能够提高自举型信号处理电路的可靠性。
-
公开(公告)号:CN103036548A
公开(公告)日:2013-04-10
申请号:CN201210242283.1
申请日:2008-08-20
Applicant: 夏普株式会社
IPC: H03K17/687 , G09G3/36
CPC classification number: G09G3/3677 , G09G2300/0408 , G09G2300/0426 , G09G2310/0289 , G11C19/28 , H01L27/124 , H03K17/161 , H03K17/162 , H03K17/687
Abstract: 包括n沟道型的多个晶体管的电路(10)具备:漏极端子被输入输入信号、从源极端子输出输出信号的晶体管(T1)和漏极端子被输入控制信号(D)、源极端子连接到晶体管(T1)的栅极端子的晶体管(T2)。晶体管(T2)的栅极端子和晶体管(T2)的源极端子相互连接。由此,提供包括相同导电型的晶体管的、能够降低噪声的影响的半导体装置和具备该半导体装置的显示装置。
-
公开(公告)号:CN102460554A
公开(公告)日:2012-05-16
申请号:CN201080025536.9
申请日:2010-02-26
Applicant: 夏普株式会社
CPC classification number: G09G3/3655 , G09G3/3614 , G09G3/3659 , G09G3/3677 , G09G2300/0852 , G09G2320/0247
Abstract: 在进行CC(Charge Coupling:电荷耦合)驱动的液晶显示装置的显示驱动电路,在2线(2H)反转驱动模式和1线(1H)反转驱动模式之间进行切换,该2线(2H)反转驱动模式是按每两个水平扫描期间使供给到源极线的数据信号(S)的极性反转的模式,该1线(1H)反转驱动模式是按每一个水平扫描期间使供给到上述源极线的上述数据信号(S)的极性反转的模式。极性信号(CMI)在上述2线(2H)反转驱动模式时,按每两个水平扫描期间极性反转,在上述1线(1H)反转驱动模式时,按每一个水平扫描期间极性反转。
-
-
-
-
-
-
-
-
-