-
-
公开(公告)号:CN101217305B
公开(公告)日:2011-05-04
申请号:CN200810000174.2
申请日:2008-01-02
Applicant: 华为技术有限公司
CPC classification number: H04W99/00 , H04W36/18 , H04W72/0413 , H04W72/042 , H04W72/10
Abstract: 本发明公开了一种专用物理数据信道数据的处理方法及装置,包括:当进行更软合并的数据是扩展DPDCH数据时,在完成一时隙数据的更软合并后发送二次解扩请求,该二次解扩请求包含信道号;获取所述二次解扩请求,根据所述二次解扩请求包含的信道号确定对应的信道,参考预先确定的信道优先级顺序,从接收到的请求二次解扩的信道中确定优先级最高的信道,对所述优先级最高的信道的数据进行二次解扩、组帧,并输出。本发明实施例通过设置扩展DPDCH,对该扩展DPDCH承载的数据的处理频率按时隙进行,由此可以减小二次解扩的时延,能够在不影响现有正常DPDCH数据处理的情况下,能够支持对逻辑处理时延要求较高的业务。
-
公开(公告)号:CN101834582A
公开(公告)日:2010-09-15
申请号:CN201010187433.4
申请日:2010-05-28
Applicant: 华为技术有限公司
IPC: H03H17/02
Abstract: 本发明实施例公开了一种优化FIR滤波器的方法及装置,属于计算机领域。所述方法包括:当判断出样点序列中的值非常为零的样点段和值常为零的样点段的排列规律周期性地变化以及任意值非常为零的样点段包括的输入样点的个数小于FIR滤波器的抽头数目时,根据落在输入窗中的值非常为零的输入样点个数,确定所述FIR滤波器的乘法器个数和加法器个数;将不同变化周期中的位置相同的输入样点的编号映射成同一个新编号,根据一个变化周期中的输入样点的时域表达式和输入样点的值,建立所述新编号与抽头系数的对应关系。所述装置包括:判断模块、确定模块和第二创建模块。本发明实施例能够减少FIR滤波器的面积、功耗和成本。
-
公开(公告)号:CN100520708C
公开(公告)日:2009-07-29
申请号:CN200410030353.2
申请日:2004-03-19
Applicant: 华为技术有限公司
Abstract: 本发明公开了一种计算平方根的装置,该装置包括串联连接的多级计算电路,各级计算电路依次计算出平方根的一个比特位,其中首级计算电路计算出平方根的最高比特位,末级计算电路计算出平方根的最低比特位。该装置根据输入的被开方数,从首级开始每级加入输入的被开方数的低2位进行判断,逐位计算平方根的各位。该装置具有运算简单、所用资源少和处理延时小等特点。
-
公开(公告)号:CN100488058C
公开(公告)日:2009-05-13
申请号:CN200610066392.7
申请日:2006-04-05
Applicant: 华为技术有限公司
Inventor: 王小璐
Abstract: 本发明公开了一种实现第二次交织的方法和系统。该系统包括:写控制单元、随机存取内存(RAM)和读控制单元。该方法基于一种RAM和移位寄存器实现,其中,RAM的宽度根据连续输出的有效数据的比特数目确定,深度为物理信道最大数据承载能力除以其宽度;将未处理的对应于一次写操作处理对象的数据写入移位寄存器中;将移位后的数据写入RAM中当前未写入数据的最小地址中;按照RAM中地址从最小到最大依次读取的方式,一次读取RAM一个地址中的数据并根据所要求连续输出的有效比特数据的个数取出其中的有效比特数据输出。本发明能够在每个系统周期均有数据输入以及一个无线帧数据存在压缩情况时实现第二次交织。
-
公开(公告)号:CN101217305A
公开(公告)日:2008-07-09
申请号:CN200810000174.2
申请日:2008-01-02
Applicant: 华为技术有限公司
CPC classification number: H04W99/00 , H04W36/18 , H04W72/0413 , H04W72/042 , H04W72/10
Abstract: 本发明公开了一种专用物理数据信道数据的处理方法及装置,包括:当进行更软合并的数据是扩展DPDCH数据时,在完成一时隙数据的更软合并后发送二次解扩请求,该二次解扩请求包含信道号;获取所述二次解扩请求,根据所述二次解扩请求包含的信道号确定对应的信道,参考预先确定的信道优先级顺序,从接收到的请求二次解扩的信道中确定优先级最高的信道,对所述优先级最高的信道的数据进行二次解扩、组帧,并输出。本发明实施例通过设置扩展DPDCH,对该扩展DPDCH承载的数据的处理频率按时隙进行,由此可以减小二次解扩的时延,能够在不影响现有正常DPDCH数据处理的情况下,能够支持对逻辑处理时延要求较高的业务。
-
公开(公告)号:CN1983824A
公开(公告)日:2007-06-20
申请号:CN200610066392.7
申请日:2006-04-05
Applicant: 华为技术有限公司
Inventor: 王小璐
Abstract: 本发明公开了一种实现第二次交织的方法和系统。该系统包括:写控制单元、随机存取内存(RAM)和读控制单元。该方法基于一种RAM和移位寄存器实现,其中,RAM的宽度根据连续输出的有效数据的比特数目确定,深度为物理信道最大数据承载能力除以其宽度;将未处理的对应于一次写操作处理对象的数据写入移位寄存器中;将移位后的数据写入RAM中当前未写入数据的最小地址中;按照RAM中地址从最小到最大依次读取的方式,一次读取RAM一个地址中的数据并根据所要求连续输出的有效比特数据的个数取出其中的有效比特数据输出。本发明能够在每个系统周期均有数据输入以及一个无线帧数据存在压缩情况时实现第二次交织。
-
公开(公告)号:CN1523799A
公开(公告)日:2004-08-25
申请号:CN03103988.X
申请日:2003-02-18
Applicant: 华为技术有限公司
Abstract: 一种基带芯片公共信道中产生从同步码的装置和方法,其中,m为不小于0的整数,所述装置包括:至少一个与逻辑运算单元和一个异或运算单元;一个获取装置,用于获取任意数对应的二进制数的各比特对应的二进制数;其中,为得到所述矩阵的第n行i列的值hn(i)时,所述获取装置分别获取所述n和i的0到m-1比特对应的二进制数,将获取的所述n和i对应二进制数的相同比特由所述与逻辑运算单元分别求与,将所述分别求与的0到m-1个状态通过所述异或运算单元后获取所述hn(i),其中所述n和i为大于等于0小于2m的整数。利用本发明,当存储的数据量大时,可大大节省寄存器资源的消耗。
-
-
-
-
-
-
-