一种数据处理方法、系统及相关设备

    公开(公告)号:CN115509734A

    公开(公告)日:2022-12-23

    申请号:CN202111112579.7

    申请日:2021-09-18

    Abstract: 一种数据处理方法、系统及相关设备,应用于包括内存节点和计算节点的推荐系统,计算节点需要从内存节点读取数据进行模型训练或者进行推理时,计算节点根据业务需求向内存节点发送不同的获取请求,该获取请求中包括命令标识、多个目标向量的索引信息等;内存节点根据索引信息从存储器的嵌入表中获取目标向量,并根据命令标识对应的操作过程,通过近内存加速器对目标向量进行处理得到目标数据返回给计算节点。通过在内存节点中对数据进行处理,减少从内存节点传送到计算节点的数据量,降低计算节点获取数据的时延,同时减少计算节点需要处理的数据量,降低对计算节点的资源占用,提高计算节点处理数据的效率。

    一种编码方法及相关设备
    22.
    发明授权

    公开(公告)号:CN110519004B

    公开(公告)日:2021-12-14

    申请号:CN201810490240.2

    申请日:2018-05-21

    Abstract: 本申请实施例公开了一种编码方法及相关设备,包括:接收长度为L的待编码的码块,其中,所述L为正整数;对所述待编码的码块进行编码得到前向纠错码FEC,其中,所述FEC码的有效信息长度K为所述L的最大质因数的整数倍,所述FEC码的总长度N为所述FEC码的纠错能力T的2倍与所述K之和。采用本申请实施例,可以保证FEC码字满足低时延和高增益的要求。

    算数逻辑单元、浮点数乘法计算的方法及设备

    公开(公告)号:CN113138750A

    公开(公告)日:2021-07-20

    申请号:CN202010245293.5

    申请日:2020-03-31

    Abstract: 本申请公开了一种算数逻辑单元、浮点数乘法计算的方法及设备。本申请提供的算数逻辑单元用于计算机芯片,包括至少一个调整电路和至少一个乘加器。每个调整电路,用于获取输入浮点数,根据输入浮点数,调整得到输出浮点数,将输出浮点数输入至乘加器。每个乘加器,用于根据输出浮点数获得第一乘积结果,将第一乘积结果匹配为第一精度的浮点数的格式,输出第一匹配结果。因此,本申请通过调整电路将不同精度的输入浮点数转换为同一精度的输出浮点数,将不同精度的输入浮点数的乘法运算,转换为了同一精度的输出浮点数的乘法运算,这样,在计算设备中不必设计多种独立的不同精度乘法器,有效地节省了计算资源。

    浮点数乘法计算的方法、装置和算术逻辑单元

    公开(公告)号:CN113126954A

    公开(公告)日:2021-07-16

    申请号:CN201911414534.8

    申请日:2019-12-31

    Abstract: 本申请实施例公开了一种浮点数乘法计算的方法、装置和算术逻辑单元,属于数据处理领域。所述方法包括:获取多个待计算的第一精度浮点数;对每个待计算的第一精度浮点数进行分解,得到至少两个第二精度浮点数,其中,所述第二精度浮点数的精度低于所述第一精度浮点数的精度;确定各种由分解自不同的第一精度浮点数的两个第二精度浮点数组成的组合;将每种组合中的第二精度浮点数输入第二精度乘法器中,得到每种组合对应的中间计算结果;基于每种组合对应的中间计算结果,确定所述多个待计算的第一精度浮点数的计算结果。采用本申请,可以节省计算资源。

    一种编码方法及相关设备
    25.
    发明公开

    公开(公告)号:CN110519004A

    公开(公告)日:2019-11-29

    申请号:CN201810490240.2

    申请日:2018-05-21

    Abstract: 本申请实施例公开了一种编码方法及相关设备,包括:接收长度为L的待编码的码块,其中,所述L为正整数;对所述待编码的码块进行编码得到前向纠错码FEC,其中,所述FEC码的有效信息长度K为所述L的最大质因数的整数倍,所述FEC码的总长度N为所述FEC码的纠错能力T的2倍与所述K之和。采用本申请实施例,可以保证FEC码字满足低时延和高增益的要求。

    一种数据处理方法、交换节点及相关系统

    公开(公告)号:CN119211253A

    公开(公告)日:2024-12-27

    申请号:CN202311023938.0

    申请日:2023-08-14

    Abstract: 本申请提供一种数据处理方法、交换节点及相关系统,应用于包括多个计算节点和至少一个第一交换节点的分布式计算系统,其中每个第一交换节点与多个计算节点中的至少一个计算节点连接,第一交换节点在接收其连接的至少一个计算节点的控制信息后,根据控制信息向上述至少一个计算节点发送数据读取请求;第一交换节点在获得根据数据读取请求读取的数据计算得到的计算结果后,向上述至少一个计算节点发送计算结果。在该分布式计算系统中,多个计算节点在需要进行集合通信时,交换节点从计算节点获取需要聚合的数据并进行数据聚合,然后将聚合后的结果发送给计算节点,能够降低通过集合通信进行数据聚合时需要传输的数据量和同步次数,提高计算效率。

    组间通信方法、装置和存储介质
    27.
    发明公开

    公开(公告)号:CN118250211A

    公开(公告)日:2024-06-25

    申请号:CN202211733954.4

    申请日:2022-12-22

    Abstract: 本申请涉及一种组间通信方法、装置和存储介质。该方法用于交换机,该交换机与组内的计算节点、组内的波长选择开关相连接,该方法包括:获取组内的计算节点与其他组进行通信的数据量;根据数据量,为其他组分配端口,确定端口分配结果,端口分配结果中对应数据量越大的组分配到的端口的数量越多;根据端口分配结果,控制组内的波长选择开关调整与其他组之间的链路。根据本申请实施例,能够解决组间最短链路不足导致的整网带宽利用率低与组间通信效率低的问题,可以实现扩充最短链路带宽,避免绕路带来的组间流量影响,有效缩短了通信时延,提升了整网带宽利用率与组间通信效率。

    一种通信方法及装置
    28.
    发明公开

    公开(公告)号:CN118041927A

    公开(公告)日:2024-05-14

    申请号:CN202211414731.1

    申请日:2022-11-11

    Abstract: 本申请涉及一种通信方法及装置,用于通过计算集群中包括的服务器中的计算设备与光交换机连接,实现服务器之间的全互连。在本申请中,管理设备获得所述计算集群中服务器个数M和每个服务器内计算设备个数N;根据所述服务器的个数M判断实现所述M个服务器全互联,每个服务器所需要的最少计算设备的数量n,其中,所述M、N以及n为正整数;当所述n小于等于N时,确定所述M个服务器全互联时,各服务器之间的连接策略;根据所述确定的连接策略,连接所述M个服务器,使所述M个服务器全互联。

    一种计算集群及计算集群的连接方法

    公开(公告)号:CN117439695A

    公开(公告)日:2024-01-23

    申请号:CN202211490529.7

    申请日:2022-11-25

    Abstract: 一种计算集群,应用于集群通信场景。在该计算集群中,第一计算节点的多个计算装置连接至至少一个第一波长交叉设备,第二计算节点的多个计算装置连接至至少一个第二波长交叉设备。并且,至少一个第一波长交叉设备通过光交叉连接设备连接至至少一个第二波长交叉设备。这样,第一计算节点中的任意一个计算装置均能够通过上述的至少一个第一波长交叉设备、光交叉连接设备及至少一个第二波长交叉设备与第二计算节点中的任意一个计算装置连通。基于本方案,能够保证第一计算节点中的多个计算装置与第二计算节点中的多个计算装置通过波长交叉设备和光交叉连接设备实现全连接,进而完全避免了出现链路冲突的现象,保证了计算装置之间的通信性能。

    算数逻辑单元、浮点数乘法计算的方法及设备

    公开(公告)号:CN115934030B

    公开(公告)日:2024-01-16

    申请号:CN202211628380.4

    申请日:2020-03-31

    Abstract: 本申请公开了一种算数逻辑单元、浮点数乘法计算的方法及设备。本申请提供的算数逻辑单元用于计算机芯片,包括至少一个调整电路和至少一个乘加器。每个调整电路,用于获取输入浮点数,根据输入浮点数,调整得到输出浮点数,将输出浮点数输入至乘加器。每个乘加器,用于根据输出浮点数获得第一乘积结果,将第一乘积结果匹配为第一精度的浮点数的格式,输出第一匹配结果。因此,本申请通过调整电路将不同精度的输入浮点数转换为同一精度的输出浮点数,将不同精度的输入浮点数的乘法运算,转换为了同一精度的输出浮点数的乘法运算,这样,在计算设备中不必设计多种独立的不同精度乘法器,有效地节省了计算资源。

Patent Agency Ranking