一种数据处理方法、装置及电子设备

    公开(公告)号:CN115344192A

    公开(公告)日:2022-11-15

    申请号:CN202110520801.0

    申请日:2021-05-13

    Abstract: 本申请公开了一种数据处理方法、装置及电子设备,用以解决现有RNIC中的元数据存储量低,导致RNIC的通信性能差的问题。由于电子设备在对接收到的元数据存储时,若确定已经保存有接收到的元数据中包含的第二数据,不再对该第二数据进行保存,有效避免浪费存储资源保存重复的第二数据的情况发生,实现了包含有相同的第二数据的多个元数据可以共用保存的一个第二数据。并且,保存第二数据的第一存储位置信息所耗费的存储资源,要远小于保存第二数据所耗费的存储资源,使得节约出更多的存储资源去存储其它的元数据,提高了所能存储的元数据的数量,进而提高了RNIC的通信连接数,改善了RNIC的通信性能。

    一种数据单元的合并方法及装置

    公开(公告)号:CN112307016B

    公开(公告)日:2022-08-26

    申请号:CN201911102593.1

    申请日:2019-11-12

    Inventor: 徐鹏 杨晓刚 张蔚

    Abstract: 本申请实施例提供一种数据单元的合并方法及装置,涉及计算机技术领域,减少了数据单元合并操作的时间,降低了合并操作对主机资源及主机与持久存储设备之间宽带的占用。具体包括:主机读取持久存储设备中Li层的待合并第一数据单元的索引块及Li+1层的待合并第一数据单元的索引块;主机将Li层的待合并第一数据单元的索引块中的key及对应的地址信息,以及Li+1层的待合并第一数据单元的索引块中与Li层的待合并第一数据单元的索引块中不同的key及对应的地址信息,作为第二数据单元的索引块;主机将第二数据单元的索引块写入Li+1层;主机通过第二数据单元的索引块访问第二数据单元的数据块中的数据。

    数据处理方法、加速引擎、控制板和系统

    公开(公告)号:CN105808345B

    公开(公告)日:2019-03-08

    申请号:CN201410852968.7

    申请日:2014-12-31

    Abstract: 本发明实施例提供一种数据处理方法、加速引擎、控制板和系统。应用于计算机存储系统,所述计算机存储系统包括第一控制板,其中,所述第一控制板包括加速引擎、第一内存、内部总线、第一网卡以及第一中央处理器CPU,其特征在于,所述方法包括:所述加速引擎通过所述内部总线将待存储数据同时复制到所述第一内存以及所述第一网卡;所述加速引擎向所述第一CPU发送通知消息,所述通知消息中包含处理完成状态标识以及发送完成状态标识。从而通过双播技术,将待存储数据同时发送给本地内存和远端内存进行保存,降低了时延,并且减少了数据处理过程中内存和CPU参与,进而提升了系统的性能。

    智能接口卡的控制方法及装置

    公开(公告)号:CN106933753A

    公开(公告)日:2017-07-07

    申请号:CN201511030729.4

    申请日:2015-12-31

    Inventor: 张蔚 廖义祥 冯犇

    Abstract: 本发明公开了一种智能接口卡的控制方法,包括:在插入主机的智能接口卡插槽之后,通过预设类型的协议栈向所述主机注册虚拟化的管理接口;创建虚拟链路,并将基板管理控制器BMC管理接口接入到所述虚拟链路中;接收主机发送的管理地址配置指令,根据所述管理地址配置指令配置所述管理接口的管理地址;接收主机通过所述管理地址发送的控制指令,通过所述虚拟链路将所述控制指令发送给所述BMC管理接口。上述智能接口卡的控制方法能够提高智能接口卡的扩展性。

    设备管理系统、装置、基板管理装置及方法

    公开(公告)号:CN102662702B

    公开(公告)日:2015-08-19

    申请号:CN201210088107.7

    申请日:2012-03-29

    Inventor: 张红星 张蔚 张羽

    Abstract: 本发明公开了一种设备管理系统、装置、基板管理装置及方法,属于计算机领域。所述系统包括:设备管理装置用于存储所述基板管理装置运行时所需要的运行数据;至少一个基板管理装置,都包括有启动程序存储模块和运行数据加载模块;启动程序存储模块用于存储所述基板管理装置启动时所需要的启动程序;运行数据加载模块用于在所述启动程序运行成功后,从所述网络文件系统中加载所述运行数据。本发明通过将基板管理装置运行时所需要的运行数据存储于设备管理装置中,一方面,可以在运行数据有升级需求时非常容易地升级;另一方面,减少了对基板管理装置中的存储器的频繁擦写。

    冗余控制系统、方法及管理控制器

    公开(公告)号:CN102622279B

    公开(公告)日:2015-08-19

    申请号:CN201210069773.6

    申请日:2012-03-16

    Inventor: 张蔚 李迪挺 张羽

    Abstract: 本发明实施例公开了一种冗余控制系统、方法及管理控制器,该系统至少包括两个容错节点,每两个容错节点组成一个冗余组,每个容错节点内设置一个管理控制器;每个管理控制器包括微处理器模块和与微处理器模块相连的接口扩展模块,每个管理控制器所控制的所有功能模块通过接口扩展模块上设置的接口接入管理控制器,每个冗余组内的两个管理控制器的接口扩展模块通过总线连接;当冗余组内的一个管理控制器发生故障成为故障管理控制器时,另一个管理控制器作为正常管理控制器,通过总线接管故障管理控制器的接口扩展模块,并对故障管理控制器的所有功能模块进行管理。本发明保证了切换前后在故障容错节点上实现管理控制功能的完整性。

    一种时间同步方法及系统
    27.
    发明公开

    公开(公告)号:CN102752065A

    公开(公告)日:2012-10-24

    申请号:CN201210222784.3

    申请日:2012-06-29

    Inventor: 张蔚 郑力 张羽

    CPC classification number: H04J3/0685 H04L7/0008 H04L12/40013

    Abstract: 本发明实施例公开了一种时间同步方法包括:选择时钟总线上一个时钟总线设备为时钟源节点,时钟总线上的其他时钟总线设备为待同步节点;时钟源节点产生时钟同步信号,时钟同步信号包括时钟信号和同步信号;时钟源节点在第一时刻向待同步节点广播时钟源节点的日历时间;待同步节点记录日历时间;时钟源节点在与第二时刻将时钟同步信号通过时钟总线传输到待同步节点;待同步节点解码时钟同步信号获得时钟信号和同步信号;待同步节点获得同步信号时,待同步节点将时钟源节点的日历时间加上第一预定时间间隔后作为待同步节点的日历时间。本发明实施例所述方法及系统能够实现时间总线设备之间的时间的精确同步。

Patent Agency Ranking