-
公开(公告)号:CN108064374A
公开(公告)日:2018-05-22
申请号:CN201780002892.0
申请日:2017-08-10
Applicant: 华为技术有限公司
IPC: G06F3/06 , G06F12/1009
Abstract: 本申请实施例公开了一种数据访问方法、装置和系统,涉及存储技术领域。该方法应用于存储系统中的第一存储节点,第一存储节点通过交换机与主机和存储系统中的至少一个第二存储节点连通,至少一个第二存储节点所包括的物理盘映射为第一存储节点的虚拟盘。该方法可以包括:接收第一写请求,第一写请求携带第一待写数据;对第一待写数据进行条带化,得到条带化数据;并将条带化数据写入第一存储节点的物理盘和/或虚拟盘;记录条带化数据的写入位置。该技术方案可以例如但不限于应用于包含NVMe SSD的存储系统。
-
公开(公告)号:CN104102605B
公开(公告)日:2018-03-09
申请号:CN201410293367.7
申请日:2014-06-25
Applicant: 华为技术有限公司
IPC: G06F13/38
Abstract: 本发明实施例公开了一种数据传输方法、装置和系统。本发明实施例采用由源端点设备接收服务器发送的携带待写的数据块的I/O请求,根据该数据块的大小确定需要使用的数据包数量,然后根据该数据包数量对该数据块的数据包进行编号,并根据该编号发送该数据块的数据包,接收目的端点设备返回的携带数据包编号的成功响应消息,在根据该成功响应消息中携带的编号确定该数据块的所有数据包均被目的端点设备成功接收时,才向CPU发送指示传送完成的指令。该方案可以实现一个数据块在PCIe网络中的端到端可靠性传输。而且可以提高系统的处理效率。
-
公开(公告)号:CN103003806B
公开(公告)日:2015-12-02
申请号:CN201280001711.X
申请日:2012-09-07
Applicant: 华为技术有限公司
IPC: G06F13/20
CPC classification number: G06F13/4295
Abstract: 本发明适用于总线接口领域,提供了一种配置PCIE端口的方法、装置和设备,所述方法包括:接收CPU发送的标识信号;根据接收的所述标识信号,获取所述CPU的PCIE端口信息;控制多路选择器MUX芯片根据所述PCIE端口信息进行CPU选通;控制所述MUX芯片根据所述选通的结果进行PCIE端口连接。本发明实施例,通过获取CPU的类型标识信号,识别CPU的型号,进而获取CPU提供的PCIE端口信息,控制MUX芯片进行CPU选通并与选通的CPU进行连接,从而实现了EP设备可以与不同CPU的PCIE端口的自适应和连接,即实现了PCIE端口的灵活配置。
-
公开(公告)号:CN101169746B
公开(公告)日:2010-05-12
申请号:CN200610063325.X
申请日:2006-10-26
Applicant: 华为技术有限公司
IPC: G06F11/00
Abstract: 本发明涉及一种实现单板上下电的方法、装置和系统。所述方法包括:向对应的单板输出上电或下电使能脉冲;当所述单板接收到的所述使能脉冲符合预设的上电或下电条件时,执行上电或下电。所述装置包括:脉冲发生电路,用于生成上电或下电使能脉冲;脉冲检测电路,接收并检测所述脉冲发生电路生成的所述使能脉冲,并在所述使能脉冲符合预设的上电或下电条件时向单板输出上电或下电信号。本发明通过热插拔控制器输出的特定脉冲编码来控制各个业务槽位单板的上电或下电,不受热插拔控制器异常或外界干扰的影响,各单板上下电的可靠性得到了大大提高。
-
公开(公告)号:CN100511200C
公开(公告)日:2009-07-08
申请号:CN200710028332.0
申请日:2007-05-30
Applicant: 华为技术有限公司
IPC: G06F13/40
Abstract: 本发明实施例公开了一种单串口多CPU的控制方法,包括:源CPU接收控制终端发送的串口切换命令;所述源CPU根据所述串口切换命令变更其发送给串口管理模块的状态信息;所述串口管理模块根据变更后的状态信息将串口从源CPU切换到另一个CPU。本发明实施例还公开了一种单串口多CPU的控制系统及设备,可以实现单串口在多个CPU之间自动切换,使用一个串口插座,减少了单板占用空间,提高电路集成度。
-
公开(公告)号:CN100504834C
公开(公告)日:2009-06-24
申请号:CN200710073934.8
申请日:2007-03-31
Applicant: 华为技术有限公司
IPC: G06F13/40
Abstract: 本发明涉及通信领域,特别涉及一种紧凑的外部设备互连总线接口板电路控制的方法和装置。通过本发明实施例提供的一种紧凑的外部设备互连总线接口板电路控制的的方法和装置,在所述接口板刚插入槽位上电之后,拔出之前,设置所述接口板只受扳手信号控制,并在所述接口板收到所述扳手信号时,控制所述接口板下电或上电,避免了CompactPCI接口板由于热插拔控制器异常造成的异常下电的情况,以及实现了通过扳手的打开、合上就可控制接口板的上下电,并方便了接口板的维护。
-
公开(公告)号:CN101169746A
公开(公告)日:2008-04-30
申请号:CN200610063325.X
申请日:2006-10-26
Applicant: 华为技术有限公司
IPC: G06F11/00
Abstract: 本发明涉及一种实现单板上下电的方法、装置和系统。所述方法包括:向对应的单板输出上电或下电使能脉冲;当所述单板接收到的所述使能脉冲符合预设的上电或下电条件时,执行上电或下电。所述装置包括:脉冲发生电路,用于生成上电或下电使能脉冲;脉冲检测电路,接收并检测所述脉冲发生电路生成的所述使能脉冲,并在所述使能脉冲符合预设的上电或下电条件时向单板输出上电或下电信号。本发明通过热插拔控制器输出的特定脉冲编码来控制各个业务槽位单板的上电或下电,不受热插拔控制器异常或外界干扰的影响,各单板上下电的可靠性得到了大大提高。
-
公开(公告)号:CN115858409A
公开(公告)日:2023-03-28
申请号:CN202111117681.6
申请日:2021-09-23
Applicant: 华为技术有限公司
IPC: G06F12/0862 , G06F12/0877 , G06F18/23
Abstract: 本申请实施例提供一种数据预取方法、计算节点和存储系统,所述方法包括:计算节点获取第一应用在预设时段内对存储节点的访问信息;计算节点基于所述访问信息确定预取数据的信息;计算节点根据所述预取数据的信息确定预取所述预取数据的缓存节点,并生成预取所述预取数据的预取请求;计算节点发送所述预取请求至所述缓存节点。所述缓存节点响应于所述预取请求执行对所述预取数据的预取操作。本申请实施例提供的方案提高了预取准确性。
-
公开(公告)号:CN114116416A
公开(公告)日:2022-03-01
申请号:CN202010865085.5
申请日:2020-08-25
Applicant: 华为技术有限公司
Abstract: 本申请提供了一种参数规模与处理引擎的关系构建方法,包括:获取异构应用程序编程接口API的多个测试用例,根据多个测试用例中目标测试用例的参数规模值以及用于描述异构系统中多种处理引擎的执行效率的调度参考信息,获得参数规模与处理引擎的关系。该方法利用参数规模值对异构API进行微分类,根据每个分类下描述异构API在异构系统中多种处理引擎的执行效率的调度参考信息,构建参数规模与处理引擎的关系,以便异构API被调用时,可以根据上述关系将该异构API调用合理调度到合适的处理引擎,提升异构API调用的执行效率,进而提升异构应用的执行效率。
-
公开(公告)号:CN113485636A
公开(公告)日:2021-10-08
申请号:CN202110394808.2
申请日:2017-08-10
Applicant: 华为技术有限公司
IPC: G06F3/06
Abstract: 本申请实施例公开了一种数据访问方法、装置和系统,涉及存储技术领域。该方法应用于存储系统中的第一存储节点,第一存储节点通过交换机与主机和存储系统中的至少一个第二存储节点连通,至少一个第二存储节点所包括的物理盘映射为第一存储节点的虚拟盘。该方法可以包括:接收第一写请求,第一写请求携带第一待写数据;对第一待写数据进行条带化,得到条带化数据;并将条带化数据写入第一存储节点的物理盘和/或虚拟盘;记录条带化数据的写入位置。该技术方案可以例如但不限于应用于包含NVMe SSD的存储系统。
-
-
-
-
-
-
-
-
-