-
公开(公告)号:CN114256573A
公开(公告)日:2022-03-29
申请号:CN202111579168.9
申请日:2021-12-22
Applicant: 网络通信与安全紫金山实验室
Abstract: 本发明公开了一种微带低通滤波器及其设计方法,滤波器通过引入多个并联的LC谐振单元,在通带附近形成传输零点,从而改善了传统阶跃阻抗滤波器边带过渡性能缓和的缺点,通过引入开路结构与并联陷波单元结构,在滤波器的寄生通带处引入了多个传输零点,既而拓宽了阻带。本发明设计出的滤波器结构紧凑,过渡带陡峭,阻带宽。
-
公开(公告)号:CN113556304B
公开(公告)日:2022-11-04
申请号:CN202110616350.0
申请日:2021-06-02
Applicant: 北京大学 , 北京瀚诺半导体科技有限公司
Abstract: 本申请提供了一种基于粒子滤波器的时变频偏估计方法,获取受频偏影响的两段训练序列,通过反向求相关算法,得到当前时刻k第一频偏估计值∈′k;建立当前时刻k频偏估计∈k为指数模型;根据指数模型,得到通过上一时刻(k‑1)频偏估计∈k‑1预测当前时刻k频偏估计∈k的状态转移方程为,使当前时刻第一频偏估计值∈′k作为当前时刻频偏观测值,得到当前时刻频偏估计的观测方程为;根据当前时刻频偏估计的状态转移方程以及观测方程,基于粒子滤波以及重要性采样算法,得到当前时刻频偏估计的期望值E[∈k],进而得到最终时变频偏估计值。本申请将改进后的粒子滤波器应用于时变的载波频偏估计,相比现有频偏估计大大降低了复杂度,同时提升了精度。
-
公开(公告)号:CN110990060B
公开(公告)日:2022-03-22
申请号:CN201911240907.4
申请日:2019-12-06
Applicant: 北京瀚诺半导体科技有限公司 , 北京大学 , 杭州闪亿半导体有限公司
Abstract: 本发明公开了一种存算一体芯片的嵌入式处理器、指令集及数据处理方法。本方法为:1)嵌入式处理器通过数据输入接口直接从输入数据缓存中读取数据;2)当存算一体阵列进行人工神经网络计算时,将待处理数据送入存算一体阵列/逻辑,控制DAC将数据转换为模拟信号后进行矩阵乘加运算,然后控制ADC将运算结果转换为数字信号;3)嵌入式处理器读回运算结果并对其进行运算或者激活操作之后对中间数据进行缓存,然后判断是否为最后一层神经网络运算;4)如果不是最后一层,则循环进行步骤2)和步骤3);如果是最后一层,则进行步骤5);5)嵌入式处理器进行最终结果处理,判断人工神经网络识别结果,根据识别结果,确定是否将结果输出。
-
公开(公告)号:CN113556304A
公开(公告)日:2021-10-26
申请号:CN202110616350.0
申请日:2021-06-02
Applicant: 北京大学 , 北京瀚诺半导体科技有限公司
Abstract: 本申请提供了一种基于粒子滤波器的时变频偏估计方法,获取受频偏影响的两段训练序列,通过反向求相关算法,得到当前时刻k第一频偏估计值∈′k;建立当前时刻k频偏估计∈k为指数模型;根据指数模型,得到通过上一时刻(k‑1)频偏估计∈k‑1预测当前时刻k频偏估计∈k的状态转移方程为,使当前时刻第一频偏估计值∈′k作为当前时刻频偏观测值,得到当前时刻频偏估计的观测方程为;根据当前时刻频偏估计的状态转移方程以及观测方程,基于粒子滤波以及重要性采样算法,得到当前时刻频偏估计的期望值E[∈k],进而得到最终时变频偏估计值。本申请将改进后的粒子滤波器应用于时变的载波频偏估计,相比现有频偏估计大大降低了复杂度,同时提升了精度。
-
公开(公告)号:CN110990060A
公开(公告)日:2020-04-10
申请号:CN201911240907.4
申请日:2019-12-06
Applicant: 北京瀚诺半导体科技有限公司 , 北京大学 , 杭州闪亿半导体有限公司
Abstract: 本发明公开了一种存算一体芯片的嵌入式处理器、指令集及数据处理方法。本方法为:1)嵌入式处理器通过数据输入接口直接从输入数据缓存中读取数据;2)当存算一体阵列进行人工神经网络计算时,将待处理数据送入存算一体阵列/逻辑,控制DAC将数据转换为模拟信号后进行矩阵乘加运算,然后控制ADC将运算结果转换为数字信号;3)嵌入式处理器读回运算结果并对其进行运算或者激活操作之后对中间数据进行缓存,然后判断是否为最后一层神经网络运算;4)如果不是最后一层,则循环进行步骤2)和步骤3);如果是最后一层,则进行步骤5);5)嵌入式处理器进行最终结果处理,判断人工神经网络识别结果,根据识别结果,确定是否将结果输出。
-
公开(公告)号:CN111866946B
公开(公告)日:2023-10-10
申请号:CN202010612669.1
申请日:2020-06-30
Applicant: 北京瀚诺半导体科技有限公司
Abstract: 本发明公开了一种带宽分配方法及系统,该方法包括:设置传输节点的时间窗口与所述时间窗口相应的传输帧数目与传输帧长度;获取通过所述时间窗口的数据帧数目、数据帧长度和数据帧有效接收所述时间窗口的结束时间与起始时间;将所述数据帧数目与所述传输帧数目进行比较,若所述数据帧数目小于所述传输帧数目,则进行长度比较步骤;将所述数据帧长度与所述传输帧长度进行比较,若所述数据帧长度小于所述传输帧长度,则将所述数据帧作为有效帧;根据有效帧长度和所述有效帧有效接收所述时间窗口的结束时间与起始时间,对所述有效帧进行排序,并根据所述有效帧的排序大小分配带宽。该方法能够合理调配带宽,提高带宽利用率。
-
公开(公告)号:CN111400206B
公开(公告)日:2023-03-24
申请号:CN202010174564.2
申请日:2020-03-13
Applicant: 西安电子科技大学 , 北京瀚诺半导体科技有限公司
IPC: G06F12/0888 , G06F12/0811 , G06F12/0853
Abstract: 本发明公开了一种基于动态虚拟门限的缓存管理方法,主要解决现有技术在高缓存利用率情况下不能保证各个队列门限设置公平的问题。其实现方案是:1)初始化各队列缓存管理参数;2)判断当前数据帧能否进入缓存空间,并判断缓存管理器是否需要丢弃数据帧,当没有数据帧到达缓存空间时本次缓存管理操作结束;3)对于没有被缓存丢弃的数据帧进入缓存空间;4)每隔T时刻修改一次各队列的虚拟门限值;5)出队调度器在每个周期取走缓存中的数据帧,返回2)。本发明只在缓存满的时候才丢弃数据帧且为每个队列设置了动态虚拟门限缓存,具有缓存空间利用率高,各个队列之间公平性较好的优点,可用于网络交换设备。
-
公开(公告)号:CN111565162B
公开(公告)日:2022-08-19
申请号:CN202010219559.9
申请日:2020-03-25
Applicant: 北京瀚诺半导体科技有限公司
IPC: H04L27/26
Abstract: 本发明公开了一种动态GSM系统干扰规避方法、装置、存储介质及终端,所述方法包括:根据OFDM系统的参数获取受GSM系统干扰的子载波范围集合,所述OFDM系统的参数至少包括OFDM系统的工作频率、子载波间隔及GSM系统频率特性;基于预设周期对所述子载波范围集合中各子载波进行检测,生成噪声功率估计值集合;根据所述噪声功率估计值集合中各噪声功率估计值判断所述各噪声功率估计值对应的检测子载波是否存在受GSM系统干扰;若所述检测子载波存在受GSM系统干扰时,对所述检测子载波进行关闭并对所述OFDM系统发起维护。因此,采用本申请实施例,可以减少GSM系统的干扰。
-
公开(公告)号:CN111865750B
公开(公告)日:2022-04-05
申请号:CN202010616345.5
申请日:2020-06-30
Applicant: 北京瀚诺半导体科技有限公司
IPC: H04L12/46 , H04L69/22 , H04L47/125 , H04L47/127 , H04L47/2425 , H04L47/80
Abstract: 本发明公开了一种基于二层网络的报文传输方法及系统,该方法包括:发送端交换机对二层网络报文进行封装,生成三层网络报文;将所述三层网络报文的不同发送优先级分别设置不同的发送模式标识来进行区分,确定所述不同发送模式标识相应的发送规则;根据所述不同发送模式标识的控制标志位选择所述三层网络报文输送的发送规则,按照所述发送规则将所述三层网络报文发送给接收端交换机;所述接收端交换机对所述三层网络报文进行解封,并对所述三层网络报文进行响应,生成反馈信息,将所述反馈信息发送给所述发送端交换机;所述发送端交换机判断在预设时间内是否接收到所述反馈信息。该方法提高对HINOC网络管理的效率,满足数据传输时的传输要求。
-
公开(公告)号:CN111614527B
公开(公告)日:2022-01-04
申请号:CN202010339445.8
申请日:2020-04-26
Applicant: 北京瀚诺半导体科技有限公司 , 西安电子科技大学
IPC: H04L12/28
Abstract: 本发明公开了一种HINOC终端上线方法、装置、存储介质及终端,所述方法包括:控制新HM终端在第一HINOC信道和第二HINOC信道上并行完成上行功率控制、上行信道训练、调制格式信息的更新和发布的第一处理过程。因此,采用本申请实施例,由于引入了具备多信道性能、且能够在M个HINOC信道上均工作的新HM终端,最多支持新HM终端在N个HINOC信道上均上线的HB局端,控制新HM终端在第一HINOC信道和第二HINOC信道上并行完成上行功率控制、上行信道训练、调制格式信息的更新和发布的第一处理过程,从而最终使得新HM终端能够在M个HINOC信道上部分上线或全部上线。
-
-
-
-
-
-
-
-
-