一种时钟定时同步网络实现方法和系统

    公开(公告)号:CN102377559A

    公开(公告)日:2012-03-14

    申请号:CN201110369309.4

    申请日:2011-11-18

    Abstract: 本发明公开了一种时钟定时同步网络实现方法,该方法包括:主站点网络设备从时钟源获取IRIG-B码时钟信息,将该IRIG-B码时钟信息转换为IEEE1588协议帧时钟信息,并通过以太网络传递给从站点网络设备;从站点网络设备从以太网络接收该IEEE1588协议帧时钟信息,将该IEEE1588协议帧时钟信息转换为IRIG-B码时钟信息,并传递给需定时设备。基于同样的发明构思,本发明还提出一种系统,使得在主站点网络时钟源可以通过IRIG-B码接口获得,从站点设备也可以通过IRIG-B码接口从网络中获得定时,使定时网络得到更广泛的应用。

    基于电力线实现远程抄表的方法及装置

    公开(公告)号:CN101751766A

    公开(公告)日:2010-06-23

    申请号:CN200910243467.8

    申请日:2009-12-23

    Abstract: 本发明公开了一种基于电力线实现远程抄表的方法及装置,发送方将获取的计量表数据依次进行编码、加扰、子载波调制;在子载波调制数据中插入导频并对插入导频的子载波调制数据进行逆快速傅立叶变换;为逆快速傅立叶变换后的数据设置循环前缀和保护间隔,进行数模转换,通过电力线传输;接收方对接收的信号进行滤波、模数转换,将模拟调制信号转换为数字信号;对数字信号进行码元同步、提取码元数据并对提取的码元数据进行快速傅立叶变换;对快速傅立叶变换变换后的码元数据依次进行信道估计、子载波解调、解扰以及解码得到计量表数据。应用本发明,可以提高传输速率以及传输可靠性。

    一种Reed-Solomon码译码电路
    25.
    发明授权

    公开(公告)号:CN103023517B

    公开(公告)日:2016-06-08

    申请号:CN201210584661.4

    申请日:2012-12-28

    Abstract: 本发明公开了一种Reed-Solomon码译码电路,包括依次连接的3t+1个处理单元和1个控制单元,所述3t+1个处理单元依据从所述控制单元接收的a信号、b信号、第零控制信号、第一控制信号和第二控制信号进行迭代运算以获得错误值多项式ω(x)和错误位置多项式σ(x)的系数。本发明可降低硬件实现复杂度:第一,根据多项式运算的规律,将度数降低的多项式与度数增加的多项式合并在一起,有效地减小了电路复杂度和规模;第二,将ME算法中的移位操作进行了重新分配,固定了算法结束时需要的迭代次数,省去了常规算法中对算法结束条件的判断,相应地,硬件结构中的控制逻辑和控制通路得到了简化,提高了电路的最大工作频率和降低电路面积。

Patent Agency Ranking