-
公开(公告)号:CN111767584A
公开(公告)日:2020-10-13
申请号:CN202010517006.1
申请日:2020-06-09
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
Abstract: 本发明提供一种内置随机数发生器的安全微处理器,属于芯片设计领域。本发明的微处理器应用于安全芯片中,所述安全芯片中配置有用于产生随机数种子的真随机数发生器,所述微处理器包括:安全控制模块,用于对所述微处理器的侧信道攻击进行防护;伪随机数发生器,用于根据所述真随机数发生器产生的随机数种子生成所述安全控制模块所需的随机控制信号。本发明内置伪随机数发生器和安全控制模块,微处理器自身具有对抗侧信道攻击的能力。在进行安全芯片设计时,直接调用微处理器就可以实现微处理器和安全芯片的对抗侧信道攻击功能,降低安全芯片设计的难度,为芯片安全功能的成功率提供保障。
-
公开(公告)号:CN110008154B
公开(公告)日:2020-08-21
申请号:CN201910304546.9
申请日:2019-04-16
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网宁夏电力有限公司电力科学研究院
Abstract: 本发明公开了一种提高处理器与访存总线时序的方法及内存属性预测器,该方法包括:将处理器中设置内存属性预测器,内存属性预测器包括多个存储内存属性的寄存器单元,每个寄存器单元的地址是内存空间的地址范围按照内存属性类别进行分类后的每一类别中的所有地址的tag位段;当处理器接收到访问指令后对内存属性进行预测,该预测过程包括:内存属性预测器根据所述访问指令中的访问地址找到该访问地址的tag位段从而找到其对应的区域,将该区域中的寄存器单元的内存属性作为预测的内存属性;处理器将该预测的内存属性输出。该提高处理器与访存总线时序的方法及内存属性预测器能够提高CPU与外围总线或设备的接口时序,从而提高MCU的性能。
-
公开(公告)号:CN110083551A
公开(公告)日:2019-08-02
申请号:CN201910344205.4
申请日:2019-04-26
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网宁夏电力有限公司电力科学研究院
IPC: G06F12/14
Abstract: 本发明公开了一种安全紧耦合存储器及其访问方法和存储介质,所述安全紧耦合存储器与处理器相连接,所述安全紧耦合存储器中预设有多个不同安全级别的存储区,每个存储区用于存储与该存储区安全级别对应的数据,所述访问方法包括:接收访问操作信息,其中所述访问操作信息包括:存储区中的数据地址以及该访问操作信息的安全属性标识,根据所述访问操作信息的安全属性标识以及所述数据地址判断所述访问操作信息是否具有访问所述数据地址的权限;若具有访问所述数据地址的权限,则对与所述数据地址对应的存储区进行访问操作。本发明提供的安全紧耦合存储器及其访问方法和存储介质满足了安全可信处理器架构中对存储程序和数据安全性的要求。
-
公开(公告)号:CN110008154A
公开(公告)日:2019-07-12
申请号:CN201910304546.9
申请日:2019-04-16
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网宁夏电力有限公司电力科学研究院
Abstract: 本发明公开了一种提高处理器与访存总线时序的方法及内存属性预测器,该方法包括:将处理器中设置内存属性预测器,内存属性预测器包括多个存储内存属性的寄存器单元,每个寄存器单元的地址是内存空间的地址范围按照内存属性类别进行分类后的每一类别中的所有地址的tag位段;当处理器接收到访问指令后对内存属性进行预测,该预测过程包括:内存属性预测器根据所述访问指令中的访问地址找到该访问地址的tag位段从而找到其对应的区域,将该区域中的寄存器单元的内存属性作为预测的内存属性;处理器将该预测的内存属性输出。该提高处理器与访存总线时序的方法及内存属性预测器能够提高CPU与外围总线或设备的接口时序,从而提高MCU的性能。
-
公开(公告)号:CN212724006U
公开(公告)日:2021-03-16
申请号:CN202021049429.7
申请日:2020-06-09
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC: G06F21/71
Abstract: 本实用新型提供一种内置协处理器的安全微处理器,属于安全芯片设计领域。所述微处理器包括:主处理器,配置有第一协处理器接口;协处理器,包括第二协处理器接口及密码学算法硬件引擎;所述主处理器与所述协处理器之间通过所述第一协处理器接口和所述第二协处理器接口进行通信;以及安全防护模块,用于对所述主处理器与所述协处理器之间的通信进行安全防护。本实用新型通过第一协处理器接口与第二协处理器接口直接通信实现主处理器与协处理器之间的安全通信,主处理与协处理器之间的通信不经过安全芯片的系统总线,而是在安全芯片的微处理器内部实现密码学算法安全性,降低安全芯片的设计难度。
-
公开(公告)号:CN212391788U
公开(公告)日:2021-01-22
申请号:CN202021049401.3
申请日:2020-06-09
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC: G06F7/58
Abstract: 本实用新型提供一种内置随机数安全模块的微处理器,属于芯片设计领域。本实用新型的微处理器应用于安全芯片中,所述安全芯片中配置有用于产生随机数种子的真随机数发生器,所述微处理器包括随机数安全模块,用于对所述微处理器进行侧信道攻击防护。所述随机数安全模块包括伪随机数发生器,所述伪随机数发生器用于根据所述真随机数发生器产生的随机数种子生成所述随机数安全模块所需的随机控制信号。本实用新型内置伪随机数发生器和安全控制模块,自身具有对抗侧信道攻击的能力。在进行安全芯片设计时直接调用微处理器就可实现微处理器和安全芯片的抗侧信道攻击功能,降低安全芯片设计的难度,为芯片安全功能的成功率提供保障。
-
-
-
-
-