-
公开(公告)号:CN103037032A
公开(公告)日:2013-04-10
申请号:CN201210559297.6
申请日:2012-12-20
Applicant: 北京四方继保自动化股份有限公司
Abstract: 本发明提出了一种使用FPGA实现SV数据32位寻址访问的方法,应用于智能变电站中的设备处理数字化采样数据。包括以下步骤:FPGA接收基于IEEE802.3标准的SV数据裸包,分析以太网帧数据结构,根据SV数据的以太网帧特点,将网络字节序的SV数据利用ASN.1编码规则的特征进行数据重组,转化为纯32位寻址的处理器可以直接访问的数据,大大提高SV解码处理效率的。本发明解决了纯32位寻址的处理器,通过软件进行拆分和重新整合方法处理网络字节序的SV数据方法引起的效率大幅下降问题,能提升解码效率5-10倍。
-
公开(公告)号:CN102809680A
公开(公告)日:2012-12-05
申请号:CN201210307955.2
申请日:2012-08-27
Applicant: 北京四方继保自动化股份有限公司
CPC classification number: H01H47/00 , H01H47/001 , H01H47/002 , H01H71/04 , Y10T307/937
Abstract: 本发明公开了一种抗干扰开关量传输电路,在信号端采用转换接点,其中常闭接点接到开关量DC-上,常开接点接到开关量DC+上,公共端接到开关量采集回路。没有信号的时候,DC-通过常闭接点和开关量采集回路正向输入端连接,由于开关量采集回路的负向输入端也接DC-,因此即使有干扰进入,也不会产生任何错误信号。当有信号的时候,转换接点位置改变,DC+通过该闭合的常开接点经过开关量采集回路和DC-形成回路,反映出信号。本发明是通过在没有信号的时候将采集回路的两端均连接到开关量DC-而解决干扰问题。
-
公开(公告)号:CN113485194A
公开(公告)日:2021-10-08
申请号:CN202110819782.1
申请日:2021-07-20
Applicant: 北京四方继保工程技术有限公司 , 北京四方继保自动化股份有限公司
IPC: G05B19/042
Abstract: 本发明公开了一种用于配电装置的遥信采集电路及控制方法,采用软硬件协同处理控制,硬件架构包括配电装置接口、微控制器MCU、模数转换器ADC和光电隔离电路,软件设计方法包括阈值配置、遥信电源采集、遥信状态采集、遥信电源阈值判定、遥信状态确认。配电装置接口用于接入外部遥信量及遥信电源;ADC用于采集遥信电源的电压值;光电隔离电路用于外部遥信量的隔离和电平转换;MCU根据软件设计流程,通过遥信电源的阈值判定,并根据硬件电路采集的信息做出外部遥信量的识别确认。本发明可以兼容现有遥信电源的不同电压配置,并实时对遥信电源进行监测,确保遥信信息确认环节的可靠性。
-
公开(公告)号:CN112650363A
公开(公告)日:2021-04-13
申请号:CN202011443924.0
申请日:2020-12-11
Applicant: 北京四方继保工程技术有限公司 , 北京四方继保自动化股份有限公司
Abstract: 一种基于平衡式通信CPU节点群的分布式远动机系统及设计方法,首先设置多CPU节点,确定CPU节点插件模块个数并依次插入背板槽位,其中每个CPU节点插件用以独立完成远动机的其中任意一个应用业务,其次创建以太网与串口通讯的动态前置组,接着分配主、备管理节点并分配数据指纹作为内部识别序号,然后下载配置文件至远动机存储器,之后由CPU节点创建本节点IP地址并写入操作系统,最后远程机程序运行工作,各节点插件运行节点管理程序。本发明的系统及方法对多态应用业务进行分解,也对单个业务的站内采集通信和远端传输通信进行分解,实现松散耦合的部署方式,冗余运行,以提升远动机的可靠性。
-
公开(公告)号:CN109256744B
公开(公告)日:2020-09-01
申请号:CN201811292858.4
申请日:2018-11-01
Applicant: 北京四方继保自动化股份有限公司 , 北京四方继保工程技术有限公司
IPC: H02H1/00
Abstract: 本发明公开了一种继电保护装置高可靠性模拟量采集方法,使用独立的ADC芯片作为监视ADC芯片,对数据ADC芯片的模拟电源进行监视,CPU周期性读取模拟电源电压值,当电压值超出数据ADC芯片允许的正常工作范围时,产生模拟电源异常告警。模拟电源异常时,保护逻辑闭锁跳闸输出,合并单元闭锁SV报文输出。当模拟电源电压恢复到正常工作范围时,保护逻辑和合并单元退出闭锁状态。模拟电源电压采用多次采集后确认的方式,防止瞬时干扰导致的误判。本发明有效防止ADC芯片模拟电源异常导致的数据错误输出,提高模拟量采集的可靠性,通过闭锁本地保护跳闸输出和SV报文输出,防止继电保护装置的误动。
-
公开(公告)号:CN111277374A
公开(公告)日:2020-06-12
申请号:CN202010073500.3
申请日:2020-01-22
Applicant: 北京四方继保工程技术有限公司 , 北京四方继保自动化股份有限公司
Abstract: 本发明涉及一种数字化装置双冗余SV采样的方法以及一种智能变电站保护装置,所述方法包括:通过主FPGA模块将装置接收到的SV报文硬件拷贝为2份,其中一份通过相连的IO传递给从FPGA模块,经两个FPGA模块处理后分别发送给装置内一组2个的独立的SV模块,2个SV模块使用相同的程序逻辑和配置,对相同的SV报文各自解析处理后,将采样数据通过装置内部以太网发送给装置的CPU模块使用,第一CPU模块仅从第一SV模块接收采样数据,第二CPU模块仅从第二SV模块接收采样数据。本发明能够通过双SV模块冗余配置,解决在装置外部网络拓扑图不变、装置配置不变的前提下,在装置内部实现SV模块双冗余备份的问题,防止了保护误动,进一步提高智能变电站的可靠性。
-
公开(公告)号:CN106681949B
公开(公告)日:2019-12-10
申请号:CN201611245747.9
申请日:2016-12-29
Applicant: 北京四方继保自动化股份有限公司
IPC: G06F13/28
Abstract: 一种基于一致性加速接口的直接内存操作实现方法,由FPGA在内部实现接收外设,将接收到的数据以直接内存存取的方式写入内存,并将数据包的描述信息同时写入内存,以数据包描述信息队列写指针更新的方式通知ARM处理器,ARM处理器以中断或查询的方式识别此指针是否更新,计算读写指针差,获取待处理数据包数量信息,数据的处理过程是,首先读取数据包描述信息,再根据所描述的数据包属性决定是否处理对应的数据包。本发明极大提高了处理器的处理效率和灵活性,简化了系统复杂性,相应提高了传输可靠性。用于数据吞吐量大、处理实时性要求高的电力系统控制领域。
-
公开(公告)号:CN106950448B
公开(公告)日:2019-02-15
申请号:CN201710221118.0
申请日:2017-04-06
Applicant: 中国南方电网有限责任公司电网技术研究中心 , 南方电网科学研究院有限责任公司 , 北京四方继保自动化股份有限公司
Abstract: 本发明涉及继电保护装置的寿命检测装置及方法,所述继电保护装置的寿命检测装置以继电保护装置中影响寿命最大的电解电容作为剩余寿命检测估算的参考,将电解电容的温度、电压波纹以及上电次数作为主要的计算因子,能够准确地计算继电保护装置中电解电容的剩余寿命,从而估算获得继电保护装置的剩余寿命。本发明实施例提供的继电保护装置的寿命检测装置,在估算继电保护装置的剩余寿命时不会对电网运行造成任何影响,不会影响正常供电,同时方便操作人员判断何时更换继电保护装置中的部件。
-
公开(公告)号:CN109256744A
公开(公告)日:2019-01-22
申请号:CN201811292858.4
申请日:2018-11-01
Applicant: 北京四方继保自动化股份有限公司 , 北京四方继保工程技术有限公司
IPC: H02H1/00
Abstract: 本发明公开了一种继电保护装置高可靠性模拟量采集方法,使用独立的ADC芯片作为监视ADC芯片,对数据ADC芯片的模拟电源进行监视,CPU周期性读取模拟电源电压值,当电压值超出数据ADC芯片允许的正常工作范围时,产生模拟电源异常告警。模拟电源异常时,保护逻辑闭锁跳闸输出,合并单元闭锁SV报文输出。当模拟电源电压恢复到正常工作范围时,保护逻辑和合并单元退出闭锁状态。模拟电源电压采用多次采集后确认的方式,防止瞬时干扰导致的误判。本发明有效防止ADC芯片模拟电源异常导致的数据错误输出,提高模拟量采集的可靠性,通过闭锁本地保护跳闸输出和SV报文输出,防止继电保护装置的误动。
-
公开(公告)号:CN106961396B
公开(公告)日:2019-01-22
申请号:CN201710170130.3
申请日:2017-03-21
Applicant: 中国南方电网有限责任公司电网技术研究中心 , 南方电网科学研究院有限责任公司 , 北京四方继保自动化股份有限公司
IPC: H04L12/861
Abstract: 本发明涉及基于FPGA片内缓存实现SV报文处理的方法和装置。所述方法包括:接收订阅的SV报文帧,SV报文帧的ASDU数据集对应若干模拟量通道;对所述模拟量通道进行选择,解析被选取模拟量通道传输的报文信息,缓存至FPGA的第一级数据缓冲区;对第一级数据缓冲区的采样值数据进行低通滤波处理,将低通滤波处理后的采样值数据缓存至FPGA的第二级数据缓冲区;从所述第二级数据缓冲区各模拟量通道的缓存点中提取采样值数据,进行插值同步处理,缓存至FPGA的第三级数据缓冲区;将所述第三级数据缓冲区的采样值数据发送至处理器。本发明能够在简化整体系统设计的同时大幅提高数字化变电站装置的SV数据接入能力。
-
-
-
-
-
-
-
-
-