模拟复杂电磁环境的高压双指数波脉冲源生成方法

    公开(公告)号:CN109495089B

    公开(公告)日:2023-06-02

    申请号:CN201811317435.3

    申请日:2018-11-07

    Abstract: 本发明属于强电磁脉冲技术领域,具体涉及一种模拟复杂电磁环境下的高压双指数波脉冲源生成方法,该方法基于生成装置来实施,所述装置包括:直流高压发生装置、充电限流电阻、储能电容、气动高压开关、水电阻和放电电容;其中,为放电回路中的寄生阻抗,与水电阻、放电电容一起构成放电回路;本发明技术方案采用高电压等级的电容放电双指数波脉冲源方案,产生具有丰富的高频成份及低频直流成分的高压双指数波脉冲信号。高压双指数波脉冲信号作为注入源向电子系统注入不同参数的脉冲电流,验证电子系统的电磁脉冲效应分析情况,对电子系统各端口的毁伤电流阈值进行摸底;强电磁脉冲加固后,通过脉冲电流注入试验验证加固后的防护性能。

    一种基于拉格朗日插值法的卫星姿态夹角三维显示方法

    公开(公告)号:CN112800618A

    公开(公告)日:2021-05-14

    申请号:CN202110170682.0

    申请日:2021-02-08

    Abstract: 本发明属于图形三维显示技术领域,具体涉及一种基于拉格朗日插值法的卫星姿态夹角三维显示方法。本发明利用拉格朗日插值公式,计算卫星姿态转换过程中三维空间弧段上点的坐标,用于绘制姿态转换的夹角,通过本发明可以快速绘制卫星姿态转换形成的夹角圆弧,该方法可应用于在三维显示中,已知一个特定的卫星姿态转换矢量,显示其形成的姿态夹角等需求。与现有技术相比较,本发明采用一种基于拉格朗日插值法的三维卫星姿态夹角显示方法,通过计算姿态转换矢量形成的夹角弧段上点的三维坐标,用于拟合夹角弧段,该方法相比空间坐标转换法和数学参数方程法计算量较小,适合于卫星仿真环境中实时显示卫星姿态图。

    模拟复杂电磁环境的高压双指数波脉冲源生成方法

    公开(公告)号:CN109495089A

    公开(公告)日:2019-03-19

    申请号:CN201811317435.3

    申请日:2018-11-07

    Abstract: 本发明属于强电磁脉冲技术领域,具体涉及一种模拟复杂电磁环境下的高压双指数波脉冲源生成方法,该方法基于生成装置来实施,所述装置包括:直流高压发生装置、充电限流电阻、储能电容、气动高压开关、水电阻和放电电容;其中,为放电回路中的寄生阻抗,与水电阻、放电电容一起构成放电回路;本发明技术方案采用高电压等级的电容放电双指数波脉冲源方案,产生具有丰富的高频成份及低频直流成分的高压双指数波脉冲信号。高压双指数波脉冲信号作为注入源向电子系统注入不同参数的脉冲电流,验证电子系统的电磁脉冲效应分析情况,对电子系统各端口的毁伤电流阈值进行摸底;强电磁脉冲加固后,通过脉冲电流注入试验验证加固后的防护性能。

    一种适用于DSP环境的可信引导设计方法

    公开(公告)号:CN105550586A

    公开(公告)日:2016-05-04

    申请号:CN201410592879.3

    申请日:2014-10-30

    Abstract: 本发明属于一种嵌入式信息安全技术领域,具体涉及一种适用于DSP环境的可信引导方法。它包括如下步骤,步骤1:分析DSP下载文件中的有效的二进制码数据;步骤2:生成的二进制代码进行HMAC认证码,SHA2是单向散列算法,用于生成HMAC认证码;步骤3:对生成的二进制代码进行加密;步骤4:将包含密文数据、二进制代码代码长度tlen、完整性校验基准值的文件放到集成开发环境中;步骤5:在集成开发环境中完成数据解密操作,生成HMAC认证码,完成软件的安全引导。其优点是:在不增加硬件的情况下,解决DSP环境下用户软件安全问题,有效提高软件的安全性。

    一种基于FMECA的FPGA安全性需求分析方法

    公开(公告)号:CN106508031B

    公开(公告)日:2014-04-02

    申请号:CN201110012677.3

    申请日:2011-09-09

    Abstract: 本发明属于可编程逻辑器件测试技术领域,本发明的目的是为了解决FPGA安全性测试需求不足的问题,同时为了提高FPGA测试需求覆盖的充分性和优先级确定的准确性。本发明采用的技术方案为:1)从开发文档、技术文件、芯片手册文档中获取被测FPGA的信息;2)对FPGA工作系统进行定义;3)进行故障模式影响分析;4)进行危害性分析,根据用户需求,也可不进行危害性分析,直接转步骤5);5)确定FPGA工作系统安全性测试需求项。本发明提供的分析方法提高了FPGA测试需求覆盖的充分性和完整性以及测试类型的充分性和完整性。

    一种三模冗余措施的验证方法

    公开(公告)号:CN103530207A

    公开(公告)日:2014-01-22

    申请号:CN201310435975.2

    申请日:2013-09-24

    Abstract: 本发明属于一种三模冗余措施的验证方法,包括以下步骤:生成经过三模冗余措施的综合后的FPGA网表文件,并选取经过三模冗余措施的关键寄存器的输入-输出;将三模冗余情况分为有效和失效的情况进行考虑;对所有的经过三模冗余措施的寄存器进行输入-输出结构选择并重复步骤(1)~步骤(2),直至所有的寄存器三模冗余有效性的情况均得到验证;根据6种情况分别在门级仿真和时序仿真情况下进行三模冗余措施的有效性验证。其优点是,可以选定关键寄存器进行验证,最终测试结果可判断预测且可观测;既可以模拟实际情况,又可以模拟多种环境条件下的所有情况,可以准确验证三模冗余措施的有效性;验证时间短,操作简单。

    一种软件测试需求的获取方法
    30.
    发明公开

    公开(公告)号:CN120031011A

    公开(公告)日:2025-05-23

    申请号:CN202510067172.9

    申请日:2025-01-15

    Abstract: 本发明涉及一种软件测试需求的获取方法,属于软件测试技术领域,解决了现有技术中软件测试需求覆盖范围不全面、安全性低以及分解效率低的问题。获取需求规格说明文档,提取所述需求规格说明文档中的章节名称以及章节内容;提取所述章节名称中的第一关键词集合,提取所述章节内容中的实体类别和第二关键词集合,基于所述第一关键词集合、所述实体类别和所述第二关键词集合从专家知识库中获取与所述第二关键词集合匹配的软件测试模板,并将所述软件测试模板作为该需求规格说明文档的软件测试需求。实现了一种覆盖范围广、安全性高且需求分解效率高的软件测试需求获取方法。

Patent Agency Ranking