-
公开(公告)号:CN114550653A
公开(公告)日:2022-05-27
申请号:CN202210145166.7
申请日:2022-02-17
Applicant: 京东方科技集团股份有限公司
IPC: G09G3/3225 , G09G3/3291
Abstract: 本公开提供一种像素驱动电路以及显示装置,属于显示技术领域。本公开提供一种像素驱动电路其包括:驱动晶体管、阈值补偿晶体管、数据写入子电路、以及存储子电路。驱动晶体管和/或阈值补偿晶体管为双栅晶体管,驱动晶体管的第二栅极与第一电源电压信号端相连,第一电源电压信号端提供的第一电源电压信号和第一有效信号极性相同,且第一电源电压信号的电压值小于第一有效信号的电压值;阈值补偿晶体管的第二栅极与第二电源电压信号端相连,第二电源电压信号端上的第二电源电压信号和第二扫描信号极性相同,且第二电源电压信号的电压值小于第二扫描信号的电压值。
-
公开(公告)号:CN114503184A
公开(公告)日:2022-05-13
申请号:CN202080001043.5
申请日:2020-06-18
Applicant: 京东方科技集团股份有限公司
Abstract: 一种显示面板及其制造方法、显示装置。显示面板包括:衬底基板(11),包括显示区(111)和周边区(112);多个子像素(12),位于显示区(111);多条栅极线(13),位于显示区(111);栅极驱动电路(21),位于显示区(111),包括多级栅极驱动单元(211),一级或多级栅极驱动单元(211)包括由第一组子像素(P1)的像素驱动电路(122)间隔开的第一栅极驱动子电路(211A1)和第二栅极驱动子电路(211A2);栅极驱动子电路连接线(23),位于显示区(111),电连接至第一栅极驱动子电路(211A1)和第二栅极驱动子电路(211A2);第一组子像素(P1)中的至少一个的像素驱动电路(122)包括:第一像素驱动子电路(122A),包括驱动晶体管(M3),驱动晶体管(M3)包括第一有源层(M34);第二像素驱动子电路(122B);连接件(122C),电连接至第一像素驱动子电路(122A)和第二像素驱动子电路(122B);连接件(122C)与栅极驱动子电路连接线(23)在衬底基板(11)上的正投影交叠,连接件(122C)与第一有源层(M34)位于不同层。
-
公开(公告)号:CN114365213A
公开(公告)日:2022-04-15
申请号:CN202080001046.9
申请日:2020-06-18
Applicant: 京东方科技集团股份有限公司
IPC: G09G3/3225 , H01L27/32
Abstract: 一种显示面板及其制造方法、显示装置,显示面板包括:衬底基板(11),包括显示区(111)和周边区(112);多个子像素(12),位于显示区(111),每个子像素(12)包括发光元件(121)和像素驱动电路(122);位于显示区(111)且电连接至多个子像素(12)的多条栅极线(13)和多条发光控制线(14);栅极驱动电路(21),位于显示区(111),包括多级栅极驱动单元(211),一级或多级栅极驱动单元(211)包括多个栅极驱动子电路(211A),多个栅极驱动子电路(211A)包括由第一组子像素(P1)的像素驱动电路(122)间隔开的第一和第二栅极驱动子电路(211A1、211A2);发光控制驱动电路(22),位于显示区(111),包括多级发光控制驱动单元(221),一级或多级发光控制驱动单元(221)包括多个发光控制驱动子电路(221A),多个发光控制驱动子电路(221A)包括由第二组子像素(P2)的像素驱动电路(122)间隔开的第一和第二发光控制驱动子电路(221A1、221A2)。
-
公开(公告)号:CN110148358B
公开(公告)日:2022-01-28
申请号:CN201910579232.X
申请日:2019-06-28
Applicant: 京东方科技集团股份有限公司
IPC: G09F9/30
Abstract: 本发明公开了一种柔性屏的贴合治具和柔性屏的贴合方法,柔性屏的贴合治具包括贴合板组件和平整板组件,贴合板组件包括贴合板和锁定装置,贴合板包括沿第一方向依次排列的两个板体,两个板体绕沿第二方向延伸的枢转轴线枢转相连,第二方向与第一方向垂直,锁定装置用于锁定两个板体的相对夹角,平整板组件包括平整板和展平装置,平整板为柔性板且覆盖在贴合板上,展平装置用于使平整板在贴合板上展平。根据本发明的柔性屏的贴合治具,可以实现柔性屏的曲面贴合,利于减小柔性屏在极限状态下的变形量和应力应变,提升柔性屏的信赖性。
-
公开(公告)号:CN109768053B
公开(公告)日:2021-12-28
申请号:CN201910080652.3
申请日:2019-01-28
Applicant: 京东方科技集团股份有限公司
Inventor: 王丽
Abstract: 本发明公开了一种阵列基板,包括设置在显示区域的第一晶体管和设置在非显示区域的第二晶体管;所述阵列基板还包括衬底电极,所述衬底电极设置在所述第一晶体管和/或第二晶体管的远离出光方向一侧,用于调整所述第一晶体管和/或第二晶体管的阈值电压。本发明还公开了一种阵列基板的控制方法和制造方法,以及显示装置。本发明提出的阵列基板及其控制方法、制造方法、显示面板、显示装置,能够在一定程度上对阈值电压进行调节。
-
公开(公告)号:CN109742092B
公开(公告)日:2021-12-10
申请号:CN201910032958.1
申请日:2019-01-14
Applicant: 京东方科技集团股份有限公司
IPC: H01L27/12 , H01L27/32 , H01L23/552 , H01L21/77
Abstract: 本发明公开了一种有机发光二极管显示基板及制作方法、显示装置。该显示基板包括衬底基板、数据线、驱动薄膜晶体管和储能电容,储能电容包括第一电容极板和第二电容极板,驱动薄膜晶体管的栅极与第二电容极板为一体结构,第一电容极板包括主体部分和第一屏蔽部分,第一屏蔽部分延伸至第二电容极板、与第二电容极板相邻的数据线之间,第一屏蔽部分可以屏蔽第二电容极板及其相邻数据线之间的电容耦合,减小第二电容极板与数据线之间的寄生电容,在数据线上的电压发生变化时,第二电容极板产生的电压变化得到了降低,即降低了薄膜晶体管的控制极的电压变化,有效的改善了像素的灰阶发生变化时,显示画面出现异常的问题。
-
公开(公告)号:CN112864179A
公开(公告)日:2021-05-28
申请号:CN202110179988.2
申请日:2021-02-09
Applicant: 京东方科技集团股份有限公司
IPC: H01L27/12 , H01L27/15 , H01L27/32 , H01L23/552 , H01L21/77
Abstract: 本公开的实施例提供一种显示面板及其制备方法、显示装置,涉及显示技术领域,可避免信号干扰。显示面板具有显示区和位于显示区外的周边区。显示面板包括:衬底、同层设置于衬底上且位于周边区内的至少一条第一信号线和至少一条第二信号线、覆盖至少一条第一信号线和至少一条第二信号线的绝缘层和屏蔽信号线。绝缘层在远离衬底的一侧的表面设置有至少一个凹槽;一个凹槽的底面在衬底上的正投影位于一条第一信号线和一条第二信号线在所述衬底上的正投影之间。屏蔽信号线覆盖至少一个凹槽。
-
公开(公告)号:CN112310317A
公开(公告)日:2021-02-02
申请号:CN202011185781.8
申请日:2020-10-30
Applicant: 京东方科技集团股份有限公司 , 重庆京东方显示技术有限公司
IPC: H01L51/52 , H01L51/56 , H01L23/544
Abstract: 本发明实施例提供了一种显示面板测试用组件及其制备方法,该组件包括:基板,所述基板划分为至少一个第一区域,以及包围在所述第一区域四周的第二区域;所述第一区域用于在所述第一区域上制备所述显示面板;多组测试单元,所述测试单元设置在所述第二区域的各段上;所述测试单元上覆盖密封结构,所述密封结构和所述基板组成密封空间,以密封承载所述测试单元。本发明实施例通过在测试单元上覆盖密封结构,与基板组成密封空间将测试单元密封,能够防止密封单元暴露在大气中,被水汽或氧气腐蚀后脱落污染到显示面板及工艺设备,从而提高显示面板的质量和工艺设备的工作效率。
-
公开(公告)号:CN112037716A
公开(公告)日:2020-12-04
申请号:CN202010998465.6
申请日:2020-09-21
Applicant: 京东方科技集团股份有限公司
IPC: G09G3/3233
Abstract: 本申请提供一种像素电路、显示面板和显示设备,其中,像素电路包括:多个阵列排布的子像素电路,在子像素电路包括电位补偿单元,至少连接于所述初始化复位电压端和所述复位时序信号端,所述电位补偿单元配置为:在复位阶段和/或补偿数据刷新阶段,根据所述初始电压和所述复位时序,控制所述发光元件结电压处于预设电压范围,其中,所述预设电压范围大于零,小于所述发光元件的起亮电压。本申请技术方案能够解决发光延迟的技术问题。
-
公开(公告)号:CN111819692A
公开(公告)日:2020-10-23
申请号:CN201980000074.6
申请日:2019-01-23
Applicant: 京东方科技集团股份有限公司
IPC: H01L27/12 , H01L27/32 , H01L23/552
Abstract: 本公开提供了一种阵列基板及其制造方法、显示装置,涉及显示技术领域。该阵列基板包括:衬底、在衬底上的栅极、在衬底上方的导线、在栅极和衬底上的第一绝缘层和在衬底上的屏蔽结构。导线在衬底上的第一正投影与栅极在衬底上的第二正投影间隔开。第一绝缘层的一部分在衬底与导线之间。屏蔽结构在衬底上的第三正投影位于第一正投影与第二正投影之间。该屏蔽结构用于至少部分地屏蔽导线对栅极的串扰。该屏蔽结构在垂直于衬底方向上的厚度大于第一绝缘层在栅极上的部分在垂直于衬底方向上的厚度。该屏蔽结构在垂直于衬底方向上的厚度大于第一绝缘层在衬底与导线之间的部分在垂直于衬底方向上的厚度。本公开可以减小串扰现象。
-
-
-
-
-
-
-
-
-