-
公开(公告)号:CN109462394A
公开(公告)日:2019-03-12
申请号:CN201810814451.7
申请日:2018-07-23
Applicant: 三星电子株式会社
CPC classification number: H03K5/135 , H03K3/012 , H03K3/037 , H03K3/356104 , H03K3/356121 , H03K19/20 , H03K19/21 , H03K2005/00013 , H03K19/01
Abstract: 本发明提供了一种时序电路,所述时序电路包括第一门电路、第二门电路和输出电路。所述第一电路基于输入信号、输入时钟信号和第二信号生成第一信号。所述第二电路通过对所述第一信号和与所述输入时钟信号反相的反相时钟信号执行NOR运算来生成内部时钟信号,并且基于所述内部时钟信号和所述输入信号生成所述第二信号。所述输出电路基于所述第二信号生成输出信号。可以通过经由所述第一电路与所述第二电路之间的相互控制来增加负建立时间,从而提高所述时序电路和包括所述时序电路的集成电路的运行速度,所述负建立时间反映在所述输入时钟信号转变之后的所述输入信号的转变。
-
公开(公告)号:CN108092647A
公开(公告)日:2018-05-29
申请号:CN201711176832.9
申请日:2017-11-22
Applicant: 三星电子株式会社
IPC: H03K3/012 , H03K3/021 , H03K19/003
Abstract: 一种触发器包括:第一节点充电电路,被配置成以通过将输入数据反相产生的反相输入数据对第一节点进行充电;第二节点充电电路,被配置成以输入数据对第二节点进行充电;以及第一NMOS晶体管至第八NMOS晶体管。所述触发器被配置成在时钟信号的上升沿锁存所述输入数据,并输出经锁存的输入数据作为输出数据。所述触发器包括被配置成以通过将所述经锁存的输入数据反相产生的反相输入数据对第六节点进行充电。
-
公开(公告)号:CN106487373A
公开(公告)日:2017-03-08
申请号:CN201610797754.3
申请日:2016-08-31
Applicant: 三星电子株式会社
IPC: H03K19/0175 , H03K19/20
CPC classification number: H03K19/018521 , H03K3/012 , H03K3/037 , H03K3/356104 , H03K3/356121 , H03K3/356139 , H03K19/0013 , H03K19/0016 , H03K19/20
Abstract: 一种半导体电路包括第一电路和第二电路。第一电路被配置为基于输入数据的电压电平、在第一节点处的电压电平的反相值、时钟信号的电压电平以及在第二节点处的电压电平来生成在第一节点处的电压电平;并且第二电路被配置为基于输入数据的电压电平、在第二节点处的电压电平的反相值、时钟信号的电压电平以及在第一节点处的电压电平的反相值来生成的在第二节点处的电压电平。当时钟信号处于第一电平时,第一节点和第二节点具有不同的逻辑电平。当时钟信号处于第二电平时,第一节点和第二节点具有相同的逻辑电平。
-
-