液晶显示器
    21.
    发明公开

    公开(公告)号:CN1797081A

    公开(公告)日:2006-07-05

    申请号:CN200510003574.5

    申请日:2005-12-27

    Abstract: 本发明提供了一种液晶显示器,根据本发明示例性实施例的液晶显示器包括:基底和置于基底上的像素电极。像素电极包括第一子像素电极和第二子像素电极,其中,第一子像素电极包括第一电极,第一电极包括至少两个基本为平行四边形形状的电极件,所述电极件具有不同的倾斜方向。第二子像素电极包括以不同于第一电极的纵向位置布置的第二电极,第二电极包括至少两个基本为平行四边形形状的电极件,所述电极件具有不同的倾斜方向。

    液晶显示器及其显示板
    22.
    发明公开

    公开(公告)号:CN1758120A

    公开(公告)日:2006-04-12

    申请号:CN200510124933.2

    申请日:2005-09-19

    Inventor: 田尚益

    Abstract: 一种液晶显示器,包括第一基板;设置在第一基板上并具有以斜角延伸至像素电极周围边缘的第一切口的像素电极,与第一基板相对的第二基板,设置在第二基板上并具有邻近第一切口设置的第二切口的公共电极,设置在第一或第二基板之一上的不透明元件,以及设置在像素电极和公共电极之间的液晶层,其中第一切口将像素电极分成多个分隔部分,其中该多个部分通过互连相互连接,并且互连与像素电极的周围边缘相分开或设置在不透明元件之上或其下方。

    薄膜晶体管基板及包括该基板的显示装置

    公开(公告)号:CN101236971B

    公开(公告)日:2011-07-20

    申请号:CN200710306290.2

    申请日:2007-11-30

    CPC classification number: G02F1/13624 G02F1/136204 G02F1/136286

    Abstract: 本发明涉及一种薄膜晶体管基板以及包括该基板的显示装置,通过在每个单元像素区中形成一对第一和第二像素电极、以及连接到第一和第二像素电极和薄膜晶体管漏电极端的一对第一和第二漏电极板,提供了一种可以防止由静电导致元件损坏的薄膜晶体管基板以及包括该基板的显示装置,通过将一个像素区中的第一漏电极连接到第一漏电极板、将一个像素区中的第二漏电极连接到第二漏电极板、将与所述一个像素区相邻的另一个像素区中的第一漏电极连接到第二漏电极板、将该另一个像素区中的第二漏电极连接到第一漏电极板,可以通过线翻转驱动方式得到点反转的驱动效果。

    阵列衬底、具有阵列衬底的液晶显示面板及具有阵列衬底的液晶显示装置

    公开(公告)号:CN100595926C

    公开(公告)日:2010-03-24

    申请号:CN200610004926.3

    申请日:2006-01-16

    Inventor: 田尚益 金东奎

    Abstract: 在一种阵列衬底、具有阵列衬底的LCD面板及具有阵列衬底的LCD装置中,该阵列衬底可以包括绝缘衬底、开关元件(例如,像TFT之类的晶体管)、第一连接图案、主像素部分、耦合电容器以及次像素部分。开关元件可以形成于像素区域中的绝缘衬底上,像素区域由彼此相邻的栅极线和数据线限定。栅极线和数据线可以形成于绝缘衬底上。第一连接图案沿着像素区域的水平方向将像素区域分成两个区域。主像素部分位于像素区域的第一(例如,中心)部分上。耦合电容器电连接到开关元件。耦合电容器位于绝缘衬底上。次像素部分电连接到耦合电容器。次像素部分位于像素区域的第二(例如,外围)部分。因此,可以改善图像显示的质量。

    液晶显示器和平板显示器

    公开(公告)号:CN101118358A

    公开(公告)日:2008-02-06

    申请号:CN200710138291.0

    申请日:2007-08-03

    CPC classification number: G02F1/13624

    Abstract: 本发明公开了一种能够防止光泄漏的液晶显示器(LCD),其包括:第一和第二栅线,在水平方向延伸;数据线,与第一和第二栅线绝缘且与第一和第二栅线交叉;第一和第二薄膜晶体管,分别连接到第一和第二栅线以及连接到数据线;和像素电极,以相对于第一和第二栅线的倾角以曲折的方式延伸,且在像素电极延伸的方向被分为第一区和第二区。像素电极包括:第一子像素电极,连接到第一薄膜晶体管,且包括第一区、和第二区的上和下部分;和第二子像素电极,连接到第二薄膜晶体管,且包括第二区的中间部分,第一区和第二区通过多个连接电极连接,且连接电极的至少一个与第二栅线重叠。

    薄膜晶体管阵列板
    28.
    发明公开

    公开(公告)号:CN1805147A

    公开(公告)日:2006-07-19

    申请号:CN200510119168.5

    申请日:2005-11-03

    Inventor: 田尚益

    CPC classification number: H01L27/12 H01L27/124

    Abstract: 本发明涉及薄膜晶体管阵列板,其包括:栅电极;半导体层;布置在栅电极和半导体层之间的栅绝缘层;与该半导体层相连接的源电极;与半导体层相连接、与源电极间隔开且包括两条与栅电极交迭的分支的漏电极,其中漏电极的该两条分支相互分隔开,且位于一条直线或者两条平行直线上。

Patent Agency Ranking