TURBO交错器/解交错器中使用的地址发生器和地址发生方法

    公开(公告)号:CN1140966C

    公开(公告)日:2004-03-03

    申请号:CN00800461.7

    申请日:2000-04-03

    CPC classification number: H03M13/2771 H03M13/275 H03M13/2764 H03M13/2957

    Abstract: 一种地址发生器和地址发生方法。在所述地址发生器中,第一计数器对多个时钟脉冲计数,在计数预定数量的时钟脉冲后产生一个进位。第二计数器从所述第一计数器接收所述进位,对所述进位计数,产生指出每组内多个位置地址中一个位置地址的位置计数。位反相器将所述第一计数反相。操作装置对所述组计数和对所述位置计数执行LCS(线性同余顺序)逆公式操作,产生生成位。缓存器存储由从所述位反相器接收的经过反相的位和从所述操作装置接收的所述生成位形成的可用地址。

    用于在数字系统中卷积编码的设备和方法

    公开(公告)号:CN1334990A

    公开(公告)日:2002-02-06

    申请号:CN99816002.4

    申请日:1999-12-30

    CPC classification number: H04L1/0069 H03M13/03 H04L1/0041

    Abstract: 一种数字系统中的卷积编码设备和方法。依照本发明的优选实施例,一个卷积编码设备具有一个卷积编码器和一个穿孔器。该卷积编码器产生第一、第二、和第三个编码符号的子组,这些编码符号用于使用包括g0(x)=1+x2+x3+x5+x6+x7+x8、g1(x)=1+x+x3+x4+x7+x8、和g2(x)=1+x+x2+x5+x8的发生器多项式的输入位;用于输入输入位以产生用于三个连续的输入位的三个子组的一符号组;以及用于产生一符号组流。一个符号穿孔器,用于对自卷积编码器产生的每个符号组的三个子组中的一个子组的第一个符号进行穿孔。

    用于移动通信系统的数据速率检测设备和方法

    公开(公告)号:CN1317176A

    公开(公告)日:2001-10-10

    申请号:CN00801355.1

    申请日:2000-07-08

    CPC classification number: H04L25/0262

    Abstract: 一种数据速率检测设备,在没有接收到有关数据速率的信息时,数据检测设备可以基于两个相邻间隔之间各接收信号的能量变化,检测接收信号的数据速率。并且对检测到的数据速率信息进行信道解码。首先,对于被定义为在多个接收数据速率中最小速率和最大速率之间一段间隔,数据速率检测设备将其分割成m个区别间隔。然后,该设备计算直到第i’区别间隔的接收信号的平均能量和第(i+1)’区别间隔的接收信号的平均能量之间的差,其中i是小于m的整数。如果平均能量的差大于或等于阈值,该设备确定第(i+1)’区别间隔内的接收信号以对应于第i’区别间隔的数据速率传输。

    用于通信系统的交织/解交织设备和方法

    公开(公告)号:CN1297617A

    公开(公告)日:2001-05-30

    申请号:CN00800467.6

    申请日:2000-04-03

    CPC classification number: H03M13/2771 H03M13/2764

    Abstract: 一种产生L个地址的设备,该L个地址的数目小于2m×Ng个虚拟地址,该设备用于从其中存储L个数据位的交织器存储器中读取数据,该设备包括:Ng个PN生成器,每个生成器都包括m个存储器;一地址生成器,用于将一偏移值附加到所述输入数据尺寸,以提供其尺寸为2m的倍数的虚拟地址,并利用尺寸为2m的地址生成区在该地址生成区中产生不对应于所述偏移值的地址;以及用于利用从所述地址生成区产生的地址从所述交织器存储器中读取所述输入数据的装置。

    TURBO交错器/解交错器中使用的地址发生器和地址发生方法

    公开(公告)号:CN1297616A

    公开(公告)日:2001-05-30

    申请号:CN00800461.7

    申请日:2000-04-03

    CPC classification number: H03M13/2771 H03M13/275 H03M13/2764 H03M13/2957

    Abstract: 一种地址发生器和地址发生方法。在所述地址发生器中,第一计数器对多个时钟脉冲计数,在计数预定数量的时钟脉冲后产生一个进位。第二计数器从所述第一计数器接收所述进位,对所述进位计数,产生指出每组内多个位置地址中一个位置地址的位置计数。位反相器将所述第一计数反相。操作装置对所述组计数和对所述位置计数执行LCS(线性同余顺序)逆公式操作,产生生成位。缓存器存储由从所述位反相器接收的经过反相的位和从所述操作装置接收的所述生成位形成的可用地址。

    在移动通信系统中带有增益控制器的解码器

    公开(公告)号:CN1291381A

    公开(公告)日:2001-04-11

    申请号:CN99803018.X

    申请日:1999-12-30

    CPC classification number: H03G3/3089

    Abstract: 一种移动通信系统中的带有增益控制器的重复解码器。在该重复解码器中,第一组件解码器接收一个第一非本征信息信号、一个第一奇偶校验信号和一个系统编码信号,对接收信号中的系统编码信号进行解码,并产生一个含有第二非本征信息分量的初级解码信号。在此,第一和第二非本征信息信号消除第一和第二组件解码器的输入信号中的干扰。第二组件解码器接收从第一组件解码器得到的初级解码信号和一个第二奇偶校验信号,对接收信号中的解码信号进行解码,并产生一个次级解码信号和第一非本征信息信号。在第一和第二组件解码器之间连接着一个或多个增益控制器,用于对第一和第二非本征信息信号中的任意一个或同时对两者进行衰减。

Patent Agency Ranking