处理系统、相关集成电路、设备和方法

    公开(公告)号:CN116204473A

    公开(公告)日:2023-06-02

    申请号:CN202211534369.1

    申请日:2022-11-29

    Abstract: 本公开的实施例涉及处理系统、相关集成电路、设备和方法。在一实施例中,处理系统包括:多个存储元件,每个存储元件包括锁存器或触发器且被配置为接收包括数据位的写入请求并将所接收的数据位存储到锁存器或触发器;非易失性存储器,其被配置为存储多个存储元件的数据位;硬件配置电路,其被配置为从非易失性存储器读取数据位并生成写入请求以便将数据位存储到存储元件;以及硬件电路,其被配置为依据存储到多个存储元件的第一存储元件的锁存器或触发器的逻辑电平而改变操作。其中,第一存储元件包括另一锁存器或另一触发器,并且被配置为响应于写请求将所接收的数据位的反相版本存储到另一锁存器或另一触发器。

    能够执行无接触标签读取功能的NFC设备

    公开(公告)号:CN103577848B

    公开(公告)日:2018-06-29

    申请号:CN201310291967.5

    申请日:2013-07-09

    Abstract: NFC设备包括第一控制器接口(MINT1)和第二控制器接口(MINT2),耦合至所述第一控制器接口的第一通信信道(LK1),连接至所述第二控制器接口的第二通信信道(LK2),包含连接至所述第一通信信道的安全元件接口的安全元件(SE),配置为对待在所述第一通信信道上发送以用于并入所述加密帧中的数据进行加密、并且从所述加密帧中提取和从所述第一通信信道接收的加密数据进行解密的加密/解密装置(CRL),配置为控制所述加密/解密装置以用于管理与所述NFC控制器的加密通信的管理装置(MMG),包含耦合至所述第二控制器接口的主装置的设备主机(DH),以及配置为通过在所述第一和第二通信信道上交换的非加密命令控制所述管理装置的控制装置(CRTM)。

    能够执行无接触标签读取功能的NFC设备

    公开(公告)号:CN103577848A

    公开(公告)日:2014-02-12

    申请号:CN201310291967.5

    申请日:2013-07-09

    Abstract: NFC设备包括第一控制器接口(MINT1)和第二控制器接口(MINT2),耦合至所述第一控制器接口的第一通信信道(LK1),连接至所述第二控制器接口的第二通信信道(LK2),包含连接至所述第一通信信道的安全元件接口的安全元件(SE),配置为对待在所述第一通信信道上发送以用于并入所述加密帧中的数据进行加密、并且从所述加密帧中提取和从所述第一通信信道接收的加密数据进行解密的加密/解密装置(CRL),配置为控制所述加密/解密装置以用于管理与所述NFC控制器的加密通信的管理装置(MMG),包含耦合至所述第二控制器接口的主装置的设备主机(DH),以及配置为通过在所述第一和第二通信信道上交换的非加密命令控制所述管理装置的控制装置(CRTM)。

    通信方法及对应的系统和设备

    公开(公告)号:CN114666183B

    公开(公告)日:2025-03-21

    申请号:CN202210298149.7

    申请日:2019-03-22

    Abstract: 本公开的实施例涉及通信方法及对应的系统和设备。一种设备包括主设备、从设备集和总线。主设备被配置成传送第一消息和第二消息,第一消息携带操作数据消息部分集,该操作数据消息部分集指示用于由从设备集中的从设备实施的操作,第二消息被寻址到从设备集中的从设备。第二消息传达标识第二消息被寻址所至的从设备中的相应的从设备的标识符,请求在相应的预期反应间隔内对主设备做出相应的反应。从设备被配置成:接收从主设备传送的第一消息,读取操作数据消息部分集中的相应的操作数据消息部分,根据所读取的相应的操作数据消息部分来实施相应的操作,以及接收从主设备传送的第二消息。

    处理系统、相关集成电路、设备及方法

    公开(公告)号:CN118051454A

    公开(公告)日:2024-05-17

    申请号:CN202311518416.8

    申请日:2023-11-15

    Abstract: 本公开提供了处理系统、相关集成电路、设备及方法。一种示例处理系统包括处理电路、易失性存储器和CAN通信控制器电路。CAN通信控制器电路包括配置和状态寄存器。传输处理机电路和接收处理机电路通过基于存储到配置和状态寄存器的配置数据以及存储到易失性存储器的过滤器元素与易失性存储器交换数据来经由CAN核心电路传输和接收数据。具体而言,处理系统还包括硬件主机电路,该硬件主机电路包括被配置为存储第一配置数据(CD1)和第二配置数据(CD2)的非易失性存储器。CD1包括要传送到CAN通信控制器电路的配置和状态寄存器的配置数据并且CD2包括要传送到易失性存储器的至少一个过滤器元素。控制电路管理初始化模式、接收模式和传输模式。

    处理系统、相关集成电路、设备和方法

    公开(公告)号:CN115905080A

    公开(公告)日:2023-04-04

    申请号:CN202211003589.1

    申请日:2022-08-19

    Abstract: 本发明的实施例涉及处理系统、相关集成电路、设备和方法。一种处理系统,包括被配置成提供传输信号的传输端子、被配置成接收接收信号的接收端子、经由软件指令而可编程的微处理器、被配置成连接到存储器的存储器控制器、串行通信接口和通信系统。具体地,串行通信接口支持CAN FD Light操作模式和UART操作模式。为此,串行通信接口包括控制寄存器、时钟管理电路、传输移位寄存器、传输控制电路、接收移位寄存器和接收控制电路。对应地,微处理器可以经由相同的串行通信接口发送和/或接收CAN FD Light或UART帧。

    微控制器和对应的操作方法
    30.
    发明公开

    公开(公告)号:CN115481067A

    公开(公告)日:2022-12-16

    申请号:CN202210665158.5

    申请日:2022-06-13

    Abstract: 本公开的各实施例涉及微控制器和对应的操作方法。在实施例中,一种微控制器包括处理单元和解串‑串行外围接口(DSPI)模块,其中解串‑串行外围接口模块能够被耦合至通信总线,通信总线被配置为根据所选择的通信协议操作,其中处理单元被配置为读取旨在包括在根据所选择的通信协议编码的传出帧中的用户数据,根据用户数据计算旨在包括在传出帧中的循环冗余检验(CRC)值,通过将用户数据和所计算的CRC值包括到传出帧中来构成传出帧,根据传出帧产生根据所选择的通信协议编码的DSPI帧,并且利用DSPI帧对解串‑串行外围接口模块的数据寄存器进行编程,并且其中解串‑串行外围接口模块被配置为经由通信总线传输DSPI帧。

Patent Agency Ranking