静电保护电路、半导体集成电路装置以及电子设备

    公开(公告)号:CN107104099B

    公开(公告)日:2023-08-25

    申请号:CN201710093623.1

    申请日:2017-02-21

    Inventor: 池田益英

    Abstract: 本申请涉及一种静电保护电路、半导体集成电路装置以及电子设备。该静电保护电路能够将保持电压设定为较高,并在不于被串联连接的多个电路模块上并联连接电阻元件的条件下,高精度地防止电源刚接通之后的被保护电路的损坏,并且防止长时间的通常动作下的保护器件的损坏或劣化。该静电保护电路具备被串联连接于第一节点与第二节点之间的多个电路模块,多个电路模块内的至少一个电路模块包括具有与该电路模块的一端连接的阳极以及与该电路模块的另一端连接的阴极的晶闸管。当在通常动作时第一节点的电位高于第二节点的电位时,多个电路模块内的其他的电路模块的两端间的电压小于晶闸管的阳极与阴极之间的电压。

    静电保护电路以及半导体集成电路装置

    公开(公告)号:CN104701311B

    公开(公告)日:2018-10-09

    申请号:CN201410750885.7

    申请日:2014-12-09

    Inventor: 池田益英

    Abstract: 本发明提供一种静电保护电路以及半导体集成电路装置,静电保护电路包括:串联电路,其被连接于第一节点与第二节点之间,且包括在第三节点处相互连接在一起的阻抗元件以及电容器;第一晶体管,其被连接于第一节点与第四节点之间,且随着阻抗元件上所产生的电压的上升而导通;分压电路,其对第四节点与第二节点间的电压进行分压;第二晶体管,其随着分压后的电压的上升而导通,并使流向阻抗元件的电流增加;检测电路,其在检测到所述第二晶体管的导通状态时将输出信号激活;放电电路,其在检测电路的输出信号被激活时使电流从第一节点流向第二节点。

    静电保护电路以及半导体集成电路装置

    公开(公告)号:CN104701311A

    公开(公告)日:2015-06-10

    申请号:CN201410750885.7

    申请日:2014-12-09

    Inventor: 池田益英

    CPC classification number: H02H9/046 H01L27/0248

    Abstract: 本发明提供一种静电保护电路以及半导体集成电路装置,静电保护电路包括:串联电路,其被连接于第一节点与第二节点之间,且包括在第三节点处相互连接在一起的阻抗元件以及电容器;第一晶体管,其被连接于第一节点与第四节点之间,且随着阻抗元件上所产生的电压的上升而导通;分压电路,其对第四节点与第二节点间的电压进行分压;第二晶体管,其随着分压后的电压的上升而导通,并使流向阻抗元件的电流增加;检测电路,其在检测到所述第二晶体管的导通状态时将输出信号激活;放电电路,其在检测电路的输出信号被激活时使电流从第一节点流向第二节点。

Patent Agency Ranking