-
公开(公告)号:CN110299155A
公开(公告)日:2019-10-01
申请号:CN201810831962.X
申请日:2018-07-26
Applicant: 株式会社 , 东芝 , 东芝电子元件及存储装置株式会社
Abstract: 本公开提供磁盘装置。实施方式提供能够高效地写入数据的磁盘装置。实施方式涉及的磁盘装置具备:盘;头,其对所述盘写入数据,并从所述盘读取数据;致动器,其将所述头定位于所述盘;以及控制器,其将所述盘区分为通过所述致动器而使所述头相对于所述盘的圆周方向的斜交角在第1角度以内变化的第1区域和通过所述致动器而使所述斜交角在从比所述第1角度大的第2角度到比所述第1角度以及所述第2角度大的第3角度变化的第2区域。
-
公开(公告)号:CN110299155B
公开(公告)日:2021-01-22
申请号:CN201810831962.X
申请日:2018-07-26
Applicant: 株式会社 , 东芝 , 东芝电子元件及存储装置株式会社
Abstract: 本公开提供磁盘装置。实施方式提供能够高效地写入数据的磁盘装置。实施方式涉及的磁盘装置具备:盘;头,其对所述盘写入数据,并从所述盘读取数据;致动器,其将所述头定位于所述盘;以及控制器,其将所述盘区分为通过所述致动器而使所述头相对于所述盘的圆周方向的斜交角在第1角度以内变化的第1区域和通过所述致动器而使所述斜交角在从比所述第1角度大的第2角度到比所述第1角度以及所述第2角度大的第3角度变化的第2区域。
-
公开(公告)号:CN101499036A
公开(公告)日:2009-08-05
申请号:CN200910003923.1
申请日:2009-01-23
Applicant: 株式会社东芝
Inventor: 仁田达雄
IPC: G06F12/08
CPC classification number: G06F12/0804 , G06F3/0611 , G06F3/0625 , G06F3/0656 , G06F3/0676 , G06F3/0679 , G06F12/0246 , G06F12/0866 , G06F2212/1028 , G06F2212/2022 , G06F2212/7205 , G11B20/10527 , G11B2020/10759 , G11B2220/2516 , G11B2220/61 , Y02D10/13 , Y02D10/154
Abstract: 本发明涉及一种信息存储设备及其控制方法。根据一个实施方式,该信息存储设备(11)包括非挥发性存储介质(13)、用来存储为主机设备(20)而要读取的特定数据块以及要写入所述非挥发性存储介质(13)中的写数据的非挥发性存储器(15)、用来临时存储从所述主机设备(20)传来的写数据的缓冲器(14)、以及控制器(16)。所述控制器(14)在所述非挥发性存储器(15)中的自由空间小于给定的数据大小时从所述非挥发性存储器(15)所存储的特定数据块中删除那些在所述非挥发性存储介质(13)上也存在同样数据块的同步数据,并将所述缓冲器(14)中所存储的写数据写入所述非挥发性存储器(15)中。
-
公开(公告)号:CN101118768A
公开(公告)日:2008-02-06
申请号:CN200710139731.4
申请日:2007-07-30
Applicant: 株式会社东芝
Inventor: 仁田达雄
CPC classification number: G11B33/08 , G11B19/042 , G11B19/044
Abstract: 在已经写入闪速存储器(15)中的数据量和从主机装置(20)写入的数据量之和超过在阈值存储单元(34)中设置的阈值时,控制器(16)执行将存储在闪速存储器(15)中的数据的至少一部分移到硬盘(14)的闪存操作,以便确保闪速存储器(15)的自由空间。控制器(16)根据由冲击传感器(31)执行的冲击检测的结果自动改变阈值。例如,在施加冲击给磁盘驱动器(11)的时期中,通过控制器(16)将大于一般阈值的阈值设置在阈值存储单元(34)中。结果,可以延迟闪存操作的执行定时。
-
公开(公告)号:CN101354635A
公开(公告)日:2009-01-28
申请号:CN200810130004.6
申请日:2008-07-23
Applicant: 株式会社东芝
Inventor: 仁田达雄
CPC classification number: G11B20/1833 , G06F12/0804 , G06F12/0866 , G06F2212/2022 , G06F2212/222 , G11B20/1883 , G11B2220/2516 , G11B2220/61
Abstract: 一种信息记录装置,包括:在通过控制模块(16)写入在非易失性存储器(15)中记录的数据中没有记录在盘状记录介质(13)中的异步数据时,将设置模块(16l)配置为,响应于非易失性存储器(15)中记录的异步数据的每一个记录区域的状态,设置将异步数据向盘状记录介质(13)写入的优先级顺序。
-
公开(公告)号:CN1126341C
公开(公告)日:2003-10-29
申请号:CN98122699.X
申请日:1998-11-25
Applicant: 株式会社东芝
Inventor: 仁田达雄
IPC: H04L29/00
CPC classification number: H04L25/0262 , H04B2201/70705 , H04L1/0009 , H04L1/0032 , H04L1/0038 , H04L1/0046 , H04L1/0054 , H04L1/0059
Abstract: 根据本发明,在信息速率依各帧可变的通信系统中,发送侧进行发送控制以使发送的信息速率1级1级地变化,接收侧利用该信息速率的分段变化的特性,将接收帧使用的信息速率加入到上述多个指定的信息速率中的几个信息速率中,进行维托毕译码处理。另外,对进行译码的接收数据使用的信息速率赋予优先序位,按序位高的顺序逐个进行维托毕译码处理,通过判断帧的错误,减少进行维托毕译码处理的次数。
-
公开(公告)号:CN1223515A
公开(公告)日:1999-07-21
申请号:CN98122699.X
申请日:1998-11-25
Applicant: 株式会社东芝
Inventor: 仁田达雄
IPC: H04L29/00
CPC classification number: H04L25/0262 , H04B2201/70705 , H04L1/0009 , H04L1/0032 , H04L1/0038 , H04L1/0046 , H04L1/0054 , H04L1/0059
Abstract: 根据本发明,在信息速率依各帧可变的通信系统中,发送侧进行发送控制以使发送的信息速率1级1级地变化,接收侧利用该信息速率的分段变化的特性,将接收帧使用的信息速率加入到上述多个指定的信息速率中的几个信息速率中,进行维托毕译码处理。另外,对进行译码的接收数据使用的信息速率赋予优先序位,按序位高的顺序逐个进行维托毕译码处理,通过判断帧的错误,减少进行维托毕译码处理的次数。
-
-
-
-
-
-