一种基于形状融合算法的宽带天线自动化设计与优化方法

    公开(公告)号:CN106649948A

    公开(公告)日:2017-05-10

    申请号:CN201610871162.1

    申请日:2016-09-30

    Abstract: 本发明公开了一种基于形状融合算法的宽带天线自动化设计与优化方法,该方法为,根据天线带宽的要求,选取两个基本天线,分别是CPW馈电圆形辐射贴片宽缝隙天线与CPW馈电菱形辐射贴片宽缝隙天线,它们的辐射贴片的形状分别是圆形与菱形,再将将上述两种天线中的圆形与菱形提取出来,分别作为初始形状和目标形状,进行形状融合。对初始形状和目标形状进行特征点的选取和对应,得到对应的特征点后进行插值,从而可以得到一系列的形状,可以得到一系列的天线。本发明减小了搜索空间,在算法效率方面有较为明显的提高,节省了计算时间,天线尺寸上也有所减小,可以容易得到一系列天线,做到一次设计,多个结果,从而大大提高了设计的效率。

    电阻性超导异步双线逻辑通用型门电路

    公开(公告)号:CN101626233B

    公开(公告)日:2011-07-20

    申请号:CN200910101082.8

    申请日:2009-08-03

    Abstract: 本发明涉及电阻性超导异步双线逻辑通用型门电路。目前已有的超导异步双线电路的逻辑门结构具有使用约瑟夫森结的数量过多和布线困难的缺陷。本发明包括四个约瑟夫森量子干涉器和两个扼流电阻,每个约瑟夫森量子干涉器由四个约瑟夫森结和三个连接电感组成。其中相邻的两个约瑟夫森量子干涉器共用两个约瑟夫森结。本发明提出的逻辑门结构,利用电阻消耗掉逻辑门触发后残留在门电路中的环路电流,而使得所需的约瑟夫森结的数量大大减小。本发明很好的兼顾了布线的方便性,顺序结构的电路布局比已有技术更容易应用在大规模超导集成电路中。

    电阻性超导异步双线逻辑与门电路

    公开(公告)号:CN101626234B

    公开(公告)日:2011-04-06

    申请号:CN200910101083.2

    申请日:2009-08-03

    Abstract: 本发明涉及一种电阻性超导异步双线逻辑与门电路。目前已有的超导异步双线电路的逻辑门结构具有使用约瑟夫森结的数量过多和布线困难的缺陷。本发明包括四个约瑟夫森量子干涉器和一个扼流电阻,第一约瑟夫森量子干涉器和第二约瑟夫森量子干涉器均由四个约瑟夫森结和二个连接电感组成,第三约瑟夫森量子干涉器和第四约瑟夫森量子干涉器均由三个约瑟夫森结和一个连接电感组成。本发明提出的逻辑与门结构,利用电阻消耗掉逻辑门触发后残留在门电路中的环路电流,而使得所需的约瑟夫森结的数量大大减小。本发明很好的兼顾了布线的方便性,顺序结构的电路布局比已有技术更容易应用在大规模超导集成电路中。

    一种适用于新移动通信领域的紧凑低剖面圆形MIMO天线

    公开(公告)号:CN119581844A

    公开(公告)日:2025-03-07

    申请号:CN202411824570.2

    申请日:2024-12-12

    Abstract: 本发明公开了一种适用于新移动通信领域的紧凑低剖面圆形MIMO天线,该天线结构中介质基板与金属地平面之间存在空气层,六个扇形的辐射单元均匀印制在介质基板上,各辐射单元之间存在间隙,各辐射单元中包含一个馈电短针和两个接地短针,接地短针连接辐射单元和金属地平面;隔离孔蚀刻在馈电短针正下方的金属地平面上;馈电短针经过空气层插入对应的隔离孔;缺陷地结构槽蚀刻于间隙正下方的金属地平面上,从圆周出发指向圆心,与圆周相连部分作开口处理。本发明使MIMO天线获得了优秀的阻抗匹配和隔离度,保证天线低剖面的前提下还实现了优秀的辐射性能,结构简单,加工成本低。

    电阻性超导异步双线逻辑与门电路

    公开(公告)号:CN101626234A

    公开(公告)日:2010-01-13

    申请号:CN200910101083.2

    申请日:2009-08-03

    Abstract: 本发明涉及一种电阻性超导异步双线逻辑与门电路。目前已有的超导异步双线电路的逻辑门结构具有使用约瑟夫森结的数量过多和布线困难的缺陷。本发明包括四个约瑟夫森量子干涉器和一个扼流电阻,第一约瑟夫森量子干涉器和第二约瑟夫森量子干涉器均由四个约瑟夫森结和二个连接电感组成,第三约瑟夫森量子干涉器和第四约瑟夫森量子干涉器均由三个约瑟夫森结和一个连接电感组成。本发明提出的逻辑与门结构,利用电阻消耗掉逻辑门触发后残留在门电路中的环路电流,而使得所需的约瑟夫森结的数量大大减小。本发明很好的兼顾了布线的方便性,顺序结构的电路布局比已有技术更容易应用在大规模超导集成电路中。

    一种电阻性超导异步双线逻辑与门电路

    公开(公告)号:CN201479114U

    公开(公告)日:2010-05-19

    申请号:CN200920190225.2

    申请日:2009-08-03

    Abstract: 本实用新型涉及一种电阻性超导异步双线逻辑与门电路。目前已有的超导异步双线电路的逻辑门结构具有使用约瑟夫森结的数量过多和布线困难的缺陷。本实用新型包括四个约瑟夫森量子干涉器和一个扼流电阻,第一约瑟夫森量子干涉器和第二约瑟夫森量子干涉器均由四个约瑟夫森结和二个连接电感组成,第三约瑟夫森量子干涉器和第四约瑟夫森量子干涉器均由三个约瑟夫森结和一个连接电感组成。本实用新型提出的逻辑与门结构,利用电阻消耗掉逻辑门触发后残留在门电路中的环路电流,而使得所需的约瑟夫森结的数量大大减小。本实用新型很好的兼顾了布线的方便性,顺序结构的电路布局比已有技术更容易应用在大规模超导集成电路中。

    一种电阻性超导异步双线逻辑通用型门电路

    公开(公告)号:CN201667647U

    公开(公告)日:2010-12-08

    申请号:CN200920190224.8

    申请日:2009-08-03

    Abstract: 本实用新型涉及电阻性超导异步双线逻辑通用型门电路。目前已有的超导异步双线电路的逻辑门结构具有使用约瑟夫森结的数量过多和布线困难的缺陷。本实用新型包括四个约瑟夫森量子干涉器和两个扼流电阻,每个约瑟夫森量子干涉器由四个约瑟夫森结和三个连接电感组成。其中相邻的两个约瑟夫森量子干涉器共用两个约瑟夫森结。本实用新型提出的逻辑门结构,利用电阻消耗掉逻辑门触发后残留在门电路中的环路电流,而使得所需的约瑟夫森结的数量大大减小。本实用新型很好的兼顾了布线的方便性,顺序结构的电路布局比已有技术更容易应用在大规模超导集成电路中。

Patent Agency Ranking