-
公开(公告)号:CN111445017A
公开(公告)日:2020-07-24
申请号:CN202010207582.6
申请日:2020-03-23
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06N3/063
Abstract: 本申请提供了一种运算方法及装置,运算装置包括复数乘法器、选择器、以及复数加法器。由于,每一复数乘法器由实数加法器、选择器、以及实数乘法器组成,每一复数加法器由实数加法器、选择器、以及实数乘法器组成。所以,在复数运算模式下,输入的运算数据为复数,复数乘法器通过实数乘法器和实数加法器完成对实部和虚部的乘加运算。复数加法器通过实数乘法器和实数加法器完成对实部和虚部的加法运算。在实数运算模式下,输入的运算数据为实数,可以直接使用实数乘法器和实数加法器完成实数的乘法和/或加法运算。运算装置中设置有多个选择器,通过控制选择器选择数据流实现不同的计算功能。
-
公开(公告)号:CN110932991A
公开(公告)日:2020-03-27
申请号:CN201911071663.1
申请日:2019-11-05
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/803 , H04L12/709
Abstract: 本发明提供了一种实现链路聚合负载均衡的装置及方法,其中所述装置包括:链路聚合控制器、出端口生成模块、流量监控模块和用户配置模块。其中链路聚合控制器中包括出端口重配置和流量分配两个单元。本发明动态实现了链路聚合成员之间的负载均衡。数据流的出端口配置是根据各端口的带宽使用情况和用户配置动态分配的;流量监控模块只在大流量端口的数据流传输间隙时才通知流量分配单元切换出端口,因此数据流切换出端口时不会发生数据包错乱。
-
公开(公告)号:CN108123879A
公开(公告)日:2018-06-05
申请号:CN201810020892.X
申请日:2018-01-09
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 付豪 , 杨镇西 , 刘勤让 , 沈剑良 , 朱珂 , 宋克 , 吕平 , 陶常勇 , 汪欣 , 陈艇 , 黄雅静 , 李沛杰 , 杨堃 , 李宏 , 何丽丽 , 张楠 , 张新顺
IPC: H04L12/741 , H04L12/781
CPC classification number: H04L45/745 , H04L45/52
Abstract: 本发明提供了一种路由查表方法和系统,其中,所述方法包括:当接收到选择信息时,确定与所述选择信息选择的路由协议对应的路由模式;当接收到数据包时,对所述数据包进行包解析,得到所述数据包的路由信息;根据所述路由信息按照所述路由模式查询至少一个路由表,得到路由条目;按照所述路由条目处理所述数据包。本发明实施例能够根据路由模式的选择信息选择基于RapidIO2.2协议或基于FC协议的路由查表方案,可以兼容两种接口协议的查表方案,扩展了RapidIO与FC的复合应用场景,便于在同一场景中选择不同路由方式,提高路由效率。
-
公开(公告)号:CN109358835B
公开(公告)日:2021-01-15
申请号:CN201811255611.5
申请日:2018-10-25
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: G06F5/06
Abstract: 本发明提供了一种FIFO存储器及其数据传输方法,涉及存储器技术领域,该FIFO存储器包括:控制器,以及与所述控制器分别相连的随机存取存储器、第一计数器、第二计数器和第三计数器;且还包括至少三个串联的触发器;其中,每个所述触发器还分别与所述随机存取存储器以及所述控制器相连。本发明能够有效缩短FIFO存储器从数据写入至数据输出的延时。
-
公开(公告)号:CN109358835A
公开(公告)日:2019-02-19
申请号:CN201811255611.5
申请日:2018-10-25
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: G06F5/06
CPC classification number: G06F5/065
Abstract: 本发明提供了一种FIFO存储器及其数据传输方法,涉及存储器技术领域,该FIFO存储器包括:控制器,以及与所述控制器分别相连的随机存取存储器、第一计数器、第二计数器和第三计数器;且还包括至少三个串联的触发器;其中,每个所述触发器还分别与所述随机存取存储器以及所述控制器相连。本发明能够有效缩短FIFO存储器从数据写入至数据输出的延时。
-
公开(公告)号:CN108090029B
公开(公告)日:2021-11-05
申请号:CN201810009266.0
申请日:2018-01-04
Applicant: 天津芯海创科技有限公司
Inventor: 王元磊 , 张兴明 , 宋克 , 刘勤让 , 沈剑良 , 吕平 , 朱珂 , 刘冬培 , 王盼 , 高彦钊 , 谭力波 , 陶常勇 , 杨堃 , 王封 , 张帆 , 张新顺 , 汪欣
Abstract: 本发明公开了一种矩阵求逆中的算粒调度装置及方法,涉及数据计算技术领域,包括:运算分配调度模块、乘法算粒、累加乘算粒和乘法结果判决模块;运算分配模块接收到待处理算式时,确定空闲状态的累加乘算粒及算粒标识,根据算粒标识为待处理算式生成算式附加信息,将待处理算式中的多个乘法运算分别分配至至少两个乘法算粒中,得到多个乘法值;乘法结果判决模块根据算式附加信息将多个乘法值及待处理算式的常数项输送至算粒标识对应的累加乘算粒中,得到计算结果。本发明提供的一种矩阵求逆中的算粒调度装置及方法,对矩阵求逆构成中的运算算式进行算粒拆分、算粒高效调度和适度并行化处理,实现对可重构矩阵求逆运算,进而实现FPGA硬件的加速处理。
-
-
-
-
-