-
公开(公告)号:CN102714220A
公开(公告)日:2012-10-03
申请号:CN201080053732.7
申请日:2010-07-09
Applicant: 夏普株式会社
IPC: H01L29/786 , G09G3/20 , G11C19/00 , G11C19/28
CPC classification number: H01L27/124 , G09G3/3266 , G09G3/3677 , G09G2300/0408 , G09G2310/0286 , G11C19/184 , G11C19/28 , H01L29/41733 , H01L29/42384
Abstract: 本发明提供能稳定地动作的移位寄存器和显示装置。本发明是包含薄膜晶体管而构成的移位寄存器,上述薄膜晶体管具有源极电极、漏极电极以及栅极电极,上述薄膜晶体管是具有梳齿状的源极/漏极结构的底栅型的薄膜晶体管,上述栅极电极在与上述源极电极重叠的区域内和与上述漏极电极重叠的区域内的至少一方设有缺口部和开口部的至少一方。
-
公开(公告)号:CN102834871B
公开(公告)日:2015-06-10
申请号:CN201180017672.8
申请日:2011-01-06
Applicant: 夏普株式会社
CPC classification number: G11C19/184 , G09G3/3677 , G09G2310/0267 , G09G2310/0286 , G11C19/28
Abstract: 将单位电路(11)进行级联,以构成移位寄存器。单位电路(11)所包含的电容(Cap2)的一个电极与晶体管(T2)的栅极端子(节点(N1))相连接,其另一个电极与节点(N2)相连接。在节点(N1)的电位为低电平时,由晶体管(T3~T5)所构成的补偿电路对节点(N2)提供时钟信号(CKB),在节点(N1)的电位为高电平时,由晶体管(T3~T5)所构成的补偿电路对节点(N2)施加低电平电位。由此,即使在晶体管(T2)的栅极电位随着时钟信号(CK)的变化而发生变化时,也会经由电容(Cap2)来提供抵消该变化的信号,从而使晶体管(T2)的栅极电位保持稳定。由此,来防止输出晶体管的控制端子电位随着时钟信号的变化而发生变化。
-
公开(公告)号:CN102870163A
公开(公告)日:2013-01-09
申请号:CN201180021264.X
申请日:2011-01-28
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/3677
Abstract: 本发明具有:第i电路部(1a、1b)(i为各个1≤i≤N(N为2以上的整数)的整数),其级联连接有多个移位寄存器级(SR1、SR2、…、SRn),通过上述第i电路部(1a、1b)各自专用的供给配线(10b、10c、10e、10f)被供给驱动各上述移位寄存器级(SR1、SR2、…、SRn)的驱动信号(CKA1、CKA2、CKB1、CKB2);和上述供给配线(10b、10c、10e、10f)。
-
公开(公告)号:CN102834871A
公开(公告)日:2012-12-19
申请号:CN201180017672.8
申请日:2011-01-06
Applicant: 夏普株式会社
CPC classification number: G11C19/184 , G09G3/3677 , G09G2310/0267 , G09G2310/0286 , G11C19/28
Abstract: 将单位电路(11)进行级联,以构成移位寄存器。单位电路(11)所包含的电容(Cap2)的一个电极与晶体管(T2)的栅极端子(节点(N1))相连接,其另一个电极与节点(N2)相连接。在节点(N1)的电位为低电平时,由晶体管(T3~T5)所构成的补偿电路对节点(N2)提供时钟信号(CKB),在节点(N1)的电位为高电平时,由晶体管(T3~T5)所构成的补偿电路对节点(N2)施加低电平电位。由此,即使在晶体管(T2)的栅极电位随着时钟信号(CK)的变化而发生变化时,也会经由电容(Cap2)来提供抵消该变化的信号,从而使晶体管(T2)的栅极电位保持稳定。由此,来防止输出晶体管的控制端子电位随着时钟信号的变化而发生变化。
-
公开(公告)号:CN102428521A
公开(公告)日:2012-04-25
申请号:CN200980159346.3
申请日:2009-12-25
Applicant: 夏普株式会社
CPC classification number: G09G3/20 , G09G3/3677 , G09G2300/0426 , G09G2310/0267 , G09G2310/0286 , G09G2310/0291 , G09G2330/021 , G11C19/28
Abstract: 本发明提供移位寄存器。将包括自举电路的单位电路(10)多级连接,构成移位寄存器。在单位电路(10)中,晶体管(11)为导通状态、且时钟信号(CK)为高电平的期间,为时钟通过期间。在一个导通端子与晶体管(11)的栅极连接的晶体管中,使在时钟通过期间栅极被提供低电平电位而成为截止状态、另一个导通端子被施加低电平电位的晶体管(12)、(14)的沟道长度比晶体管(11)的沟道长度长。由此,能够削减时钟通过期间的泄漏电流,抑制晶体管(11)的栅极电位的变动,防止输出信号变钝。
-
-
-
-