-
公开(公告)号:CN107004386A
公开(公告)日:2017-08-01
申请号:CN201580062616.4
申请日:2015-11-13
Applicant: 夏普株式会社
IPC: G09F9/30 , G09F9/00 , G09G3/20 , G09G3/36 , G02F1/1345
Abstract: 本发明的目的在于,实现能使用简易检查电路无遗漏地检测漏电并具有层级化的配线结构的显示装置。在层级化区域中,源极总线(SL)被布设为:在垂直方向上相邻的2个源极总线(SL)是第奇数列源极总线(SL)和第偶数列源极总线(SL)的组合,并且,在水平方向上相邻的2个源极总线(SL)是第奇数列源极总线(SL)和第偶数列源极总线(SL)的组合。经由测试线向第奇数列源极总线(SL)和第偶数列源极总线(SL)提供不同大小的电位。
-
公开(公告)号:CN104094338B
公开(公告)日:2016-04-13
申请号:CN201380007998.1
申请日:2013-03-14
Applicant: 夏普株式会社
IPC: G09F9/30 , G02F1/1345
CPC classification number: G02F1/136286 , G02F1/13452 , G02F1/13454 , G02F2001/13456 , G09F9/30 , G09G3/3688 , G09G2300/0408 , G09G2300/0426 , H01L27/124
Abstract: 在矩形的显示区域(D)的周围规定的边框区域中的沿着基板端侧规定的端子区域的边框区域中,在显示区域(D)和规定于端子区域的一部分的安装区域(M)之间设有周边电路部(4),在周边电路部(4)中,以单片方式设置的多个单位电路部(4ua、4ub)沿着显示区域(D)的一边排成一列,多个单位电路部(4ua、4ub)的排列间距在外侧比内侧宽。
-
公开(公告)号:CN102460971B
公开(公告)日:2015-01-07
申请号:CN201080026980.2
申请日:2010-03-26
Applicant: 夏普株式会社
IPC: H03K3/356 , G02F1/133 , G09G3/20 , G11C19/00 , G11C19/28 , H03K17/00 , H03K17/687 , H03K23/00 , G09G3/36
CPC classification number: G09G3/3677 , G09G3/3655 , G09G3/3688 , G09G2300/0876 , G09G2310/0286 , G11C19/28 , H03K3/356104
Abstract: 一种触发器,包括:由P沟道的第一晶体管和N沟道的第二晶体管的栅极端子彼此连接且漏极端子彼此连接而得的第一CMOS电路;由P沟道的第三晶体管和N沟道的第四晶体管的栅极端子彼此连接且漏极端子彼此连接而得的第二CMOS电路;多个输入端子;以及第一输出端子和第二输出端子,第一CMOS电路的栅极侧、第二CMOS电路的漏极侧和第一输出端子连接,并且第二CMOS电路的栅极侧、第一CMOS电路的漏极侧和第二输出端子连接,上述第一晶体管至第四晶体管包括源极端子与上述多个输入端子的一个连接的输入晶体管。根据上述结构,能够实现触发器的小型化。
-
公开(公告)号:CN102460559A
公开(公告)日:2012-05-16
申请号:CN201080026979.X
申请日:2010-03-18
Applicant: 夏普株式会社
Abstract: 在移位寄存器的各级具备被输入初始化用信号(INITB)的置位复位型触发器、被输入同时选择信号(AONB)且利用上述触发器的输出(Q)生成本级的输出信号(OUT)的信号生成电路,在初始化用信号(INITB)为有效时,无论置位用信号(SB)和复位用信号(R)各自为有效还是无效,上述触发器的输出(Q)都成为无效,上述初始化用信号(INITB)在上述同时选择结束前设为有效,在结束后设为无效。这样,在以规定的定时进行多个信号线的同时选择的显示驱动电路中,能够使同时选择结束后的移位寄存器的动作稳定化。
-
公开(公告)号:CN101849358A
公开(公告)日:2010-09-29
申请号:CN200880114693.X
申请日:2008-08-20
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G2300/0408 , G09G2300/0426 , G09G2310/0289 , G11C19/28 , H01L27/124 , H03K17/161 , H03K17/162 , H03K17/687
Abstract: 包括n沟道型的多个晶体管的电路(10)具备:漏极端子被输入输入信号、从源极端子输出输出信号的晶体管(T1)和漏极端子被输入控制信号(D)、源极端子连接到晶体管(T1)的栅极端子的晶体管(T2)。晶体管(T2)的栅极端子和晶体管(T2)的源极端子相互连接。由此,提供包括相同导电型的晶体管的、能够降低噪声的影响的半导体装置和具备该半导体装置的显示装置。
-
公开(公告)号:CN101785065A
公开(公告)日:2010-07-21
申请号:CN200880103468.6
申请日:2008-05-15
Applicant: 夏普株式会社
CPC classification number: G11C19/184 , G09G3/3677 , G09G3/3688 , G09G2310/0286 , G09G2330/021
Abstract: 在移位寄存器(10)的单元电路(11)中设置:由晶体管(T1、T2)、电容(C1)构成的自举电路;晶体管(T3、T4);以及复位信号生成电路(12)。复位信号生成电路(12)利用高电平期间不重叠的两相的时钟信号(CK、CKB),生成通常为高电平、在输入信号(IN)为高电平时变为低电平的复位信号。在复位信号为高电平的期间内,利用晶体管(T3、T4)进行节点(N1)的放电和输出信号(OUT)的下拉。通过这样,可获得能够不流过贯通电流而通常将输出信号(OUT)固定为低电平的低功耗的移位寄存器。
-
-
-
公开(公告)号:CN105051826B
公开(公告)日:2018-02-02
申请号:CN201480016839.2
申请日:2014-02-17
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/3648 , G09G3/3677 , G09G2310/0286 , G09G2310/06
Abstract: 将单位电路(1)多级连接而构成移位寄存器。输出晶体管(Tr1)根据栅极电位来切换是否输出时钟信号(CKA)。置位晶体管(Tr2)根据置位控制部(3)的输出来切换是否将导通电位输出部(2)的输出供给到Tr1的栅极端子。置位控制部(3)在对Tr1的栅极端子供给高电平电位的期间的一部分,将Tr2的栅极端子控制为浮置状态。使Tr2的栅极电位上顶而上升,对Tr1的栅极端子供给没有阈值降低的高电平电位,减小在输出信号(OUT)成为高电平时输出信号(OUT)的变弱。由此,能够增大对于晶体管的阈值电压的变动的动作裕度。
-
公开(公告)号:CN102959615B
公开(公告)日:2016-02-03
申请号:CN201180031509.7
申请日:2011-06-23
Applicant: 夏普株式会社
CPC classification number: G09G3/3674 , G09G3/3614 , G09G3/3648 , G09G3/3655 , G09G3/3677
Abstract: 本发明涉及应用于显示装置的信号生成电路,该显示装置包括:包含像素电极的像素;与上述像素电极形成电容的导体;输出按每n个水平扫描期间(n为自然数)极性反转的数据信号的数据信号线驱动电路;以及输出扫描信号的扫描信号线驱动电路,该信号生成电路生成上述导体的驱动信号,并包含多级的触发器,各触发器中设有门电路及锁存电路,对于本级的触发器,向门电路输入本级的前级的扫描信号及本级的后级的扫描信号,并且,经由上述门电路向锁存电路输入按每n个水平扫描期间反转的极性信号,根据本级的触发器的输出来产生本级的驱动信号。由此,能够以简易的结构来实现应用于CC驱动、COM驱动的液晶显示装置的驱动器电路。
-
-
-
-
-
-
-
-
-