-
公开(公告)号:CN103730091A
公开(公告)日:2014-04-16
申请号:CN201410032056.5
申请日:2014-01-23
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 本发明提供了一种像素补偿电路,用以补偿薄膜晶体管的迁移率的漂移。该像素补偿电路包括:第一晶体管,其控制端用以接收一扫描信号,其第一端用以接收一数据信号;第二晶体管,其控制端电性耦接第一晶体管的第二端,其第二端用以接收一控制信号;以及发光二极管,其阳极电性连接至第二晶体管的第一端,其阴极电性连接至一接地电压。在数据写入期间,扫描信号的脉冲宽度根据数据信号的大小进行调节。相比于现有技术,本发明在数据写入期间,不同数据信号的电压值对应于不同的扫描信号的脉冲宽度,可在灰阶全范围内改善迁移率变异,消除面板不均匀现象,提升面板的图像显示品质。
-
公开(公告)号:CN104485062B
公开(公告)日:2017-10-03
申请号:CN201410840108.1
申请日:2014-12-30
Applicant: 友达光电股份有限公司
CPC classification number: G11C19/28 , G09G3/3677 , G09G2310/0286
Abstract: 本发明公开了一种移位寄存器,包括:第一开关、第二开关、第一电容、第三开关与第四开关。第一开关依据控制信号,选择性地将第一时脉信号导通至第一输出端作为第一输出信号。第二开关依据彼此反相的第二时脉信号与第三时脉信号,选择性地使第一输出信号的电压位准等于第二时脉信号的电压位准。第一电容用以将第一输出信号的电压变化耦合至控制信号。第三开关用以依据第一输入信号,选择性地将控制信号的电压位准定义至第一电压。第四开关用以依据第二时脉信号与第三时脉信号,选择性地使控制信号的电压位准等于第二时脉信号的电压位准。
-
公开(公告)号:CN103745690B
公开(公告)日:2015-12-30
申请号:CN201410046358.8
申请日:2014-02-10
Applicant: 友达光电股份有限公司
IPC: G09G3/32
CPC classification number: G09G3/3233 , G09G3/3291 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861 , G09G2320/043 , G09G2330/028
Abstract: 本公开文件公开一种像素结构及其驱动方法,驱动方法包含下列步骤,在第一显示图框时间中将驱动发光二极管的晶体管的临界电压存储于第一电容,并将第一数据电压存储于第二电容。在第一显示图框时间通过第一电容存储的临界电压进行补偿。在第二显示图框时间中将第二数据电压存储于第二电容,并且仍利用第一显示图框时间时存储在第一电容的临界电压进行补偿。本公开文件公开的像素结构及其驱动方法可带来较佳的显示亮度,并且,不频繁进行重置与补偿,使控制信号及开关的切换较少,也可节省整体功耗。
-
公开(公告)号:CN103226927B
公开(公告)日:2015-12-09
申请号:CN201310178658.7
申请日:2013-05-15
Applicant: 友达光电股份有限公司
Abstract: 本发明的移位暂存器包含有第一上拉信号产生器,用来接收一起始脉波(start pulse,SP)、第一时脉信号以及一反相第一时脉信号。此移位暂存器同样包含有第一下拉信号产生器电连接于该第一上拉信号产生器,第一反相器电连接于该第一上拉信号产生器与该第一下拉信号产生器,第二反相器电连接于该第一反相器且产生一输出信号,第二上拉信号产生器系电连接于该第二反相器,且接收一第二时脉信号与一反相第二时脉信号以及产生扫描信号,以及第二下拉信号产生器电连接于该第二上拉信号产生器。
-
公开(公告)号:CN103295528A
公开(公告)日:2013-09-11
申请号:CN201310254593.X
申请日:2013-06-25
Applicant: 友达光电股份有限公司
IPC: G09G3/32
CPC classification number: G09G3/3233 , G09G2300/0814 , G09G2300/0819 , H05B33/0806
Abstract: 发光二极管模块包含发光单元及发光二极管电路。该发光二极管电路包含第一晶体管、储存电容、第二晶体管、第三晶体管及第四晶体管。该第一晶体管具有用以接收数据信号的第一端,以接收扫描信号的控制端。该储存电容具有耦接于该第一晶体管的第二端的第一端。该第二晶体管耦接第一电压源以接收致能信号,该第三晶体管耦接于该第二晶体管及该储存电容。该第四晶体管具有耦接于该储存电容的第二端的第一端,用以接收控制信号的控制端,及耦接于该第二晶体管的第二端的第二端。
-
公开(公告)号:CN102982766A
公开(公告)日:2013-03-20
申请号:CN201210528005.2
申请日:2012-12-10
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 本发明提供一种像素补偿电路,包括第一开关,其第一端连接至数据信号,其控制端连接至扫描信号;第二开关,其第一端连接至参考电压,其控制端连接至开关信号;第三开关,其第一端连接至第一电压,其控制端连接至第一控制信号;第四开关,其第一端连接至第三开关的第二端;第五开关,其第一端连接至第四开关的第二端,其控制端连接至第二控制信号;以及有机发光二极管,其阳极连接至第五开关的第二端,其阴极连接至第二电压。采用本发明,利用独立的开关信号完成参考电压的写入,且通过一个完整的扫描信号低电平期间实现数据的写入,使得数据脉冲有足够的脉宽来实现高帧速率的驱动,进而改善面板显示不均匀的问题。
-
公开(公告)号:CN103489398B
公开(公告)日:2016-03-09
申请号:CN201310337190.1
申请日:2013-08-05
Applicant: 友达光电股份有限公司
IPC: G09G3/3233
CPC classification number: G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0852 , G09G2300/0861
Abstract: 一种像素电路由五个晶体管、二个电容及一个有机发光二极管所组成。第一及第三晶体管的第一端皆电性耦接至第一电源电压。第二晶体管的第一端电性耦接至第一晶体管的第二端与第四晶体管的第一端,第二晶体管的第二端电性耦接至第五晶体管的第二端与第一电容的第一端,且透过有机发光二极管电性耦接至第二电源电压,第二晶体管的控制端电性耦接至第四晶体管的第二端与第二电容的第一端。第三晶体管的第二端电性耦接至第一及第二电容的第二端。
-
公开(公告)号:CN103489397B
公开(公告)日:2016-02-10
申请号:CN201310337143.7
申请日:2013-08-05
Applicant: 友达光电股份有限公司
IPC: G09G3/3225 , G09G3/3266
CPC classification number: G09G3/3266 , G09G3/3225 , G09G2300/0852 , G09G2300/0866 , G09G2310/0286 , G09G2320/0233
Abstract: 一种像素驱动器,包含输入单元、电源开关单元、分压单元、像素驱动单元以及短路单元。输入单元根据第一扫描信号以及数据信号输出数据电压。电源开关单元根据第一电源电压以及电源控制信号输出第一电源电压。分压单元根据第二扫描信号调整控制电压。像素驱动单元包含控制端、第一端以及第二端。像素驱动单元根据控制端及第二端的电压差提供驱动电流予发光二极管。短路单元根据第一扫描信号将控制端与第一端短路。
-
公开(公告)号:CN104050923B
公开(公告)日:2016-01-06
申请号:CN201410293709.5
申请日:2014-06-26
Applicant: 友达光电股份有限公司
IPC: G09G3/3233 , G09G3/3291 , G09G3/3266
CPC classification number: G09G3/3291 , G09G3/3233 , G09G3/3258 , G09G3/3266 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861 , G09G2310/0248 , G09G2310/061 , G09G2320/0233 , G09G2320/043
Abstract: 一种像素电路及采用此像素电路的显示设备。像素电路包括第一至第四晶体管、第一至第二电容及发光组件。第一晶体管的闸极接收扫描讯号,其一源/汲极接收显示数据,另一源/汲极电性耦接第三晶体管的闸极,并通过第一电容电性耦接第二晶体管的其一源/汲极。第二晶体管的闸极与其一源/汲极通过第二电容接收重置讯号,另一源/汲极接收开关讯号。第四晶体管的闸极接收致能讯号,其一源/汲极电性耦接第一电源电压,另一源/汲极通过第三晶体管电性耦接发光组件的阳极。发光组件的阴极电性耦接第二电源电压。第二电源电压小于第一电源电压。本发明可有效地改善面板显示不均匀的问题以及发光组件的材料衰变的问题,进而提供高质量的显示画面。
-
公开(公告)号:CN104183211A
公开(公告)日:2014-12-03
申请号:CN201310188057.4
申请日:2013-05-20
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 本发明提供一种像素电路,包括:扫描线;数据线;第一电源线;第二电源线;发光元件,连接于第一电源线与第二电源线间;驱动晶体管,包括栅极,且其连接于发光元件与第二电源线间;第一开关,包括第二电极和连接扫描线的第一控制电极,且第二电极连接数据线;第二开关,包括连接扫描线的第二控制电极,且其连接于第一开关与栅极间;第三开关,连接于驱动晶体管与发光元件间;第一电容,包括连接栅极的第一端与连接第二电源线的第二端;及第二电容,包括连接扫描线的第一端与连接栅极的第二端。利用本发明可补偿阀值电压并排除驱动晶体管电子迁移率不均、供电电压IR压降等问题对发光元件发光电流的影响,从而改善发光显示器显示亮度的均匀度。
-
-
-
-
-
-
-
-
-