一种基于缺陷地负群时延单元的滤波器群时延均衡装置

    公开(公告)号:CN117895918A

    公开(公告)日:2024-04-16

    申请号:CN202410096324.3

    申请日:2024-01-24

    Abstract: 本发明提供一种基于缺陷地负群时延单元的滤波器群时延均衡装置,包括介质基板以及设于介质基板的第一谐振耦合结构、第二谐振耦合结构、第一DGS开路谐振器、第二DGS开路谐振器、第一开路短截线谐振器、第一端口、第二端口、第四开路短截线谐振器、第五开路短截线谐振器,电阻R1和电阻R2;第一DGS开路谐振器包括第二开路短截线谐振器和第一缺陷地负群时延单元;第二DGS开路谐振器包括第三开路短截线谐振器和第二缺陷地负群时延单元;第一缺陷地负群时延单元位于第二开路短截线谐振器的左侧;第二缺陷地负群时延单元位于第三开路短截线谐振器的右侧;第一缺陷地负群时延单元用于对左侧的群时延波峰进行均衡;第二缺陷地负群时延单元用于对右侧的群时延波峰进行均衡。通过采用本设计中所提出的缺陷地负群时延结构和开路短截线结构对滤波器进行群时延均衡,降低滤波器的带内群时延波动,达到提高器件带内线性度的设计目标。

    一种基于耦合线和环形微带线的负群时延电路及其设计方法

    公开(公告)号:CN110348111B

    公开(公告)日:2023-07-14

    申请号:CN201910612779.5

    申请日:2019-07-08

    Abstract: 本发明公开了一种基于耦合线和环形微带线的负群时延电路及其设计方法,该电路为左右对称结构,包括微带线ILi,i={1,2,3,4}、耦合微带线IL0、输入端口和输出端口,信号从输入端口流入分为两路分别流入微带线IL1和微带线IL2左半部,信号在流出微带线IL2左半部后分别流入微带线IL2的右半部和微带线IL3,一路信号流出微带线IL1和微带线IL2的右半部后汇合流入输出端口;另一路信号流出微带线IL2左半部,经过微带线IL3和微带线IL4至耦合微带线。

    一种基于四条并联微带线的负群时延电路及其设计方法

    公开(公告)号:CN110175432B

    公开(公告)日:2023-04-18

    申请号:CN201910503796.5

    申请日:2019-06-11

    Abstract: 本发明公开了一种基于四条并联微带线的负群时延电路及其设计方法,所述电路为对称结构,包括四条有损耗的并联微带连接线ILk,k={1,2,3,4}、第一负载、第二负载、第一信号源和第二信号源,其中微带线IL1和微带线IL2相同,微带线IL3和微带线IL4相同,信号从第一信号源出发,流入第一负载,经过端口1分别流入微带线IL1,微带线IL2,微带线IL3,微带线IL4,最后在端口2处汇合并流入第二负载,第二负载与第二信号源连接。

    一种基于环形微带线的低损耗负群时延电路

    公开(公告)号:CN110378015A

    公开(公告)日:2019-10-25

    申请号:CN201910643544.2

    申请日:2019-07-17

    Abstract: 本发明公开了一种基于环形微带线的低损耗负群时延电路,该电路为对称结构,包括微带线ILi,i={1、2}、三条微带连接线组成的耦合微带线、第一负载、第二负载、第一信号源、第二信号源;微带线IL1包括依次连接的第一左连接线、第一半环形连接线和第一右连接线,耦合微带线的上端微带连接线与微带线IL1连接成回路,耦合微带线的中间微带连接线连接端口1与连接端口2分别对称连接第一负载和第二负载,第一负载与第一信号源连接,信号从第一信号源流入第一负载经连接端口1流入耦合微带线的中间微带线经连接端口2流入第二负载,微带线IL2包括依次连接的第二左连接线、第二半环形连接线和第二右连接线,耦合微带线的下端微带连接线与微带线IL2连接成回路。

    一种基于T形连接器和同轴电缆的三频负群时延电路及设计方法

    公开(公告)号:CN110083958A

    公开(公告)日:2019-08-02

    申请号:CN201910370391.9

    申请日:2019-05-05

    Abstract: 本发明公开了一种基于T形连接器和同轴电缆的三频负群时延电路及设计方法,所述电路包括第一三端口T形连接器、第二三端口T形连接器、同轴电缆24和电缆35;所述第一三端口T形连接器的端口2和端口4通过电缆24连接,所述第二三端口T形连接器的端口3和端口5通过电缆35连接,信号从端口1经过第一三端口T形连接器输入,经过电缆24和电缆35传输到第二三端口T型连接器并从端口6输出,输出信号具有负群时延现象。本发明电路在中心频点的群时延约为-3ns,电路的损耗S21约为-2dB,回波损耗为-12dB。理论计算、仿真、实测结果一致性比较好,可很好地应用于天线阵列或前馈预失真放大器解决延时问题。

    一种基于开路阶跃阻抗谐振器和双传输线负群时延电路

    公开(公告)号:CN116995397A

    公开(公告)日:2023-11-03

    申请号:CN202310976374.6

    申请日:2023-08-04

    Abstract: 本发明公开一种基于开路阶跃阻抗谐振器和双传输线负群时延电路,属于微波工程领域;微波电路包括:介质基板,介质基板底部覆铜当作电路的地,介质基板上设置有两个输出端口,两个输出端口之间通过第一电阻连接,两个输出端口上分别连接有第一传输线和第二传输线,第一传输线和第二传输线左右对称且下端连通,构成双传输线结构,并连接有第二电阻,第二电阻的下端依次连接有第三传输线、第四传输线和第五传输线,第三传输线、第四传输线和第五传输线构成开路阶跃阻抗谐振器结构;为高速电路中的时延问题提供一种新的解决方案;并且具有平坦带宽大,电路结构简单,尺寸小,端口匹配性好等特点,且平坦度可调节,实用性很高。

    一种基于T形连接器和同轴电缆的三频负群时延电路及设计方法

    公开(公告)号:CN110083958B

    公开(公告)日:2023-07-25

    申请号:CN201910370391.9

    申请日:2019-05-05

    Abstract: 本发明公开了一种基于T形连接器和同轴电缆的三频负群时延电路及设计方法,所述电路包括第一三端口T形连接器、第二三端口T形连接器、同轴电缆24和电缆35;所述第一三端口T形连接器的端口2和端口4通过电缆24连接,所述第二三端口T形连接器的端口3和端口5通过电缆35连接,信号从端口1经过第一三端口T形连接器输入,经过电缆24和电缆35传输到第二三端口T型连接器并从端口6输出,输出信号具有负群时延现象。本发明电路在中心频点的群时延约为‑3ns,电路的损耗S21约为‑2dB,回波损耗为‑12dB。理论计算、仿真、实测结果一致性比较好,可很好地应用于天线阵列或前馈预失真放大器解决延时问题。

    一种基于耦合线的多频段负群时延电路

    公开(公告)号:CN110334470B

    公开(公告)日:2023-07-11

    申请号:CN201910643553.1

    申请日:2019-07-17

    Abstract: 本发明公开了一种基于耦合线的多频段负群时延电路,该电路为对称结构,包括微带线ILi,i={1、2、3}和三条微带线组成的耦合微带线,所述微带线IL1、微带线IL2和微带线IL3都为两条;耦合微带线的上端微带连接线分别对称连接一个微带线IL1,该两个微带线IL1分别连接端口三和端口四,耦合微带线的中间微带连接线分别对称连接一个端口微带线IL3,该两个端口微带线IL3分别连接端口一和端口二,耦合微带线的下端微带连接线分别对称连接一个微带线IL2,该两个微带线IL2分别连接端口五和端口六;耦合微带线的长度L1为10.7mm,耦合微带线之间的耦合间距S1和S2分别为1.7mm和1.8mm,微带线IL1的长度L2为10mmm和1.9mm;所述端口微带线IL3的长度L4为9mm;微带线IL2的长度为L3为7.4mm,微带线IL1、IL2、IL3和耦合微带线的宽度w都为1.9mm。

    一种基于并联微带线的低损耗负群时延电路及其设计方法

    公开(公告)号:CN110348113B

    公开(公告)日:2023-04-25

    申请号:CN201910613677.5

    申请日:2019-07-08

    Abstract: 本发明公开了一种基于并联微带线的低损耗负群时延电路及其设计方法,所述电路为对称结构,包括四条环形微带线ILk,k={1,2,3,4}、对称耦合微带线、第一负载、第二负载、第一信号源和第二信号源,其中微带线IL1、微带线IL3和微带线IL4的大小相同,所述微带线IL1、对称耦合微带线上导带和微带线IL3依次串联,所述微带线IL2、对称耦合微带线下导带和微带线IL4依次串联。所述的半环形微带线IL1和半环形微带线IL2构成环形,半环形微带线IL3和半环形微带线IL4构成环形。

    一种基于扇形短截线和耦合线的负群时延电路

    公开(公告)号:CN110175433B

    公开(公告)日:2023-01-03

    申请号:CN201910503797.X

    申请日:2019-06-11

    Abstract: 本发明公开了一种基于扇形短截线和耦合线的负群时延电路,该电路为对称结构,包括两条相同结构的扇形短截微带线、三条微带连接线组成的耦合微带线和微带线ILi,i={1、2};所述扇形短截微带线的角度θ和外径R分别为30°和40mm,其中微带线IL1和IL2结构相同;所述耦合微带线的连接端口三和连接端口四对称串联一个扇形短截微带线,该扇形短截微带线与耦合微带线连接处的宽度w为2mm,所述耦合微带线的长度L1和宽度w1分别为9.35mm和2mm,所述耦合微带线的耦合间距Sl和S2分别为0.8mm和1.8mm;所述耦合微带线的连接端口五和连接端口六对称串连接一个微带线,所述微带线IL1和IL2的长度L2和宽度w2分别为10.3mm和2mm;所述耦合微带线的连接端口一和连接端口二分别为输入端口和输出端口,两个端口连接线的长度L3皆为30mm。

Patent Agency Ranking