一种对象存储设备中的对象查找方法

    公开(公告)号:CN101464901B

    公开(公告)日:2012-03-21

    申请号:CN200910060552.0

    申请日:2009-01-16

    Abstract: 一种对象存储设备中的对象查找方法,属于计算机存储系统的数据存取方法,解决现有对象查找方法需要多次读盘以及查找效率低的问题。本发明包括系统初始化、记录插入、记录查找和记录删除步骤,执行系统初始化步骤后,等待并根据用户不同类型的操作请求,分别进入记录插入、记录查找和记录删除步骤。本发明直接定位要搜索的哈希桶块以及直接定位要查找的记录,将现有方法的块搜索O(n)性能和记录搜索O(n)性能都提高到O(1)的性能,避免了多次读盘和平均查找长度大的不足,从而提高了对象查找速度,同时,本发明记录管理采用动态线性哈希查找方法,空间利用率高。特别适合包含大量对象的对象存储设备。

    一种闪存的磨损平衡方法
    12.
    发明公开

    公开(公告)号:CN102081576A

    公开(公告)日:2011-06-01

    申请号:CN201110048934.9

    申请日:2011-03-01

    Abstract: 本发明公开了一种闪存的磨损平衡方法,包括如下步骤:(1)将闪存存储区域分为多个存储子区域;(2)每间隔一定时间判定各存储子区域磨损程度,将磨损严重的存储子区域编号并插入一磨损严重存储子区域队列中;(3)当逻辑块需要新分配物理块时,进行动态磨损平衡操作,实现对闪存的磨损平衡。本发明的磨损平衡方法适用于对闪存类型的存储设备的磨损平衡,不受可扩展性的问题,对大容量的闪存设备同样适用,可以极大提高存储系统的读写性能和寿命。

    一种NANDFLASH控制器及其应用

    公开(公告)号:CN101958152A

    公开(公告)日:2011-01-26

    申请号:CN201010513438.1

    申请日:2010-10-19

    Abstract: 本发明公开了一种NAND FLASH控制器,包括总线接口逻辑、功能寄存器组、主控逻辑、多用通路和闪存接口逻辑,所述总线接口逻辑用于将控制器通过系统总线连接到微处理器系统;所述功能寄存器组通过总线接口逻辑接收并存储微处理器系统发送来的控制参数;所述多用通路用于连接所述总线接口逻辑和所述闪存接口逻辑,以使微处理器系统能够与所述闪存芯片进行直接通讯;所述闪存接口逻辑与闪存芯片连接,根据主控逻辑和/或多用通路发送的信息产生对闪存芯片的操作时序,实现对闪存芯片的控制操作,本发明通过所述的潜伏命令寄存器和数据计数寄存器来实现后续命令的自动执行,不需要微处理器干预,减少了处理器开销,提高了性能。

    一种芯片字符识别与校验方法及装置

    公开(公告)号:CN104881665B

    公开(公告)日:2019-05-03

    申请号:CN201510217220.4

    申请日:2015-04-29

    Inventor: 杨华 尹周平 胡洋

    Abstract: 本发明公开了一种芯片字符识别与校验方法及装置。所述识别方法,包括以下步骤(1)芯片字符图像获取及预处理:获取芯片字符图像,并处理成二值化图像;(2)芯片字符分割:(3)芯片字符识别校验:将步骤(2)中获得的单个字符图像分别识别成单个字符,将字符组合成字符串。所述校验方法。所述校验方法,按照所述识别方法识别字符串后与预设的字符串进行比较。所述装置包括照明装置、芯片承载台、图像采集装置、图像处理装置、以及报警装置。本发明提供的芯片字符识别与校验方法及装置针对性更强,提取速度快,鲁棒性更高,大大减少了字符的断裂和粘连问题对字符识别的影响。

    一种固态存储设备的垃圾回收方法及其系统

    公开(公告)号:CN103336744B

    公开(公告)日:2015-11-04

    申请号:CN201310248150.X

    申请日:2013-06-20

    Abstract: 一种固态存储设备的垃圾回收方法及其系统,适用于基于闪存的固态存储设备,属于固态存储领域,解决现有垃圾回收方法不能有效利用系统空闲时间进行垃圾回收或者垃圾回收耗时较长、增大系统读写响应延迟的问题。本发明方法包括产生垃圾回收请求、判断、执行不可中断请求以及执行可中断请求步骤;本发明系统包括相应模块。本发明将垃圾回收请求分为可中断的垃圾回收请求和不可中断的垃圾回收请求,通过动态调整垃圾回收的触发阈值,分别调用可中断的垃圾回收步骤和不可中断的垃圾回收步骤,充分利用固态存储设备的空闲时段进行垃圾回收,同时避免不必要的垃圾回收;实现在不影响垃圾回收效率的情况下,有效地降低垃圾回收带来的读写性能损失。

    一种闪存的磨损平衡方法
    16.
    发明授权

    公开(公告)号:CN102081576B

    公开(公告)日:2012-07-11

    申请号:CN201110048934.9

    申请日:2011-03-01

    Abstract: 本发明公开了一种闪存的磨损平衡方法,包括如下步骤:(1)将闪存存储区域分为多个存储子区域;(2)每间隔一定时间判定各存储子区域磨损程度,将磨损严重的存储子区域编号并插入一磨损严重存储子区域队列中;(3)当逻辑块需要新分配物理块时,进行动态磨损平衡操作,实现对闪存的磨损平衡。本发明的磨损平衡方法适用于对闪存类型的存储设备的磨损平衡,不受可扩展性的问题,对大容量的闪存设备同样适用,可以极大提高存储系统的读写性能和寿命。

    一种QR码定位及识别方法
    17.
    发明授权

    公开(公告)号:CN104794421B

    公开(公告)日:2017-09-26

    申请号:CN201510216927.3

    申请日:2015-04-29

    Inventor: 杨华 尹周平 胡洋

    Abstract: 本发明公开了一种QR码定位及识别方法。定位方法包括以下步骤:(1)获取待检测QR码的图像并二值化;(2)根据连通域提取、矩形度分析以及孤岛特征判断,提取QR码三个定位图形坐标:采用连通域分析,提取黑色像素的连通域;获取连通区域的矩形度,保留矩形度大于筛选阈值的黑色像素连通域作为矩形连通域;保留具有黑色像素点孤岛特征的矩形连通域,作为定位标,得到定位图形。识别方法包括以下步骤:S1、按照所述定位方法进行定位;S2、检测QR码边缘;S3、计算四条边的交点作为畸变控制点;S4、采用双线性差值算法,几何矫正QR码图像;S5、按照QR码识别算法进行识别。本方法适用于几何畸变的QR码图像定位和识别。

    一种芯片字符识别与校验方法及装置

    公开(公告)号:CN104881665A

    公开(公告)日:2015-09-02

    申请号:CN201510217220.4

    申请日:2015-04-29

    Inventor: 杨华 尹周平 胡洋

    CPC classification number: G06K9/344 G06K2209/01

    Abstract: 本发明公开了一种芯片字符识别与校验方法及装置。所述识别方法,包括以下步骤(1)芯片字符图像获取及预处理:获取芯片字符图像,并处理成二值化图像;(2)芯片字符分割:(3)芯片字符识别校验:将步骤(2)中获得的单个字符图像分别识别成单个字符,将字符组合成字符串。所述校验方法,按照所述识别方法识别字符串后与预设的字符串进行比较。所述装置包括照明装置、芯片承载台、图像采集装置、图像处理装置、以及报警装置。本发明提供的芯片字符识别与校验方法及装置针对性更强,提取速度快,鲁棒性更高,大大减少了字符的断裂和粘连问题对字符识别的影响。

    一种固态存储设备的垃圾回收方法及其系统

    公开(公告)号:CN103336744A

    公开(公告)日:2013-10-02

    申请号:CN201310248150.X

    申请日:2013-06-20

    Abstract: 一种固态存储设备的垃圾回收方法及其系统,适用于基于闪存的固态存储设备,属于固态存储领域,解决现有垃圾回收方法不能有效利用系统空闲时间进行垃圾回收或者垃圾回收耗时较长、增大系统读写响应延迟的问题。本发明方法包括产生垃圾回收请求、判断、执行不可中断请求以及执行可中断请求步骤;本发明系统包括相应模块。本发明将垃圾回收请求分为可中断的垃圾回收请求和不可中断的垃圾回收请求,通过动态调整垃圾回收的触发阈值,分别调用可中断的垃圾回收步骤和不可中断的垃圾回收步骤,充分利用固态存储设备的空闲时段进行垃圾回收,同时避免不必要的垃圾回收;实现在不影响垃圾回收效率的情况下,有效地降低垃圾回收带来的读写性能损失。

    一种NANDFLASH控制器及其应用

    公开(公告)号:CN101958152B

    公开(公告)日:2013-02-13

    申请号:CN201010513438.1

    申请日:2010-10-19

    Abstract: 本发明公开了一种NAND FLASH控制器,包括总线接口逻辑、功能寄存器组、主控逻辑、多用通路和闪存接口逻辑,所述总线接口逻辑用于将控制器通过系统总线连接到微处理器系统;所述功能寄存器组通过总线接口逻辑接收并存储微处理器系统发送来的控制参数;所述多用通路用于连接所述总线接口逻辑和所述闪存接口逻辑,以使微处理器系统能够与所述闪存芯片进行直接通讯;所述闪存接口逻辑与闪存芯片连接,根据主控逻辑和/或多用通路发送的信息产生对闪存芯片的操作时序,实现对闪存芯片的控制操作,本发明通过所述的潜伏命令寄存器和数据计数寄存器来实现后续命令的自动执行,不需要微处理器干预,减少了处理器开销,提高了性能。

Patent Agency Ranking