一种冷热兼容的飞行器点火电路

    公开(公告)号:CN201739008U

    公开(公告)日:2011-02-09

    申请号:CN201020270757.X

    申请日:2010-07-22

    Abstract: 一种冷热兼容的飞行器点火电路,其特征在于包括CPU、输入控制单元、输出控制单元和冷热控制继电器。其中,利用CPU对点火逻辑条件进行判断,大量减少了控制继电器的使用,提高了电路的可扩展性;输出控制单元中双继电器的设计提高了点火电路的可靠性;采用冷热控制继电器则实现了对飞行器冷热点火方式的同时兼容。

    一种基于DSP和CPLD的1553B总线远程终端接口电路

    公开(公告)号:CN201656953U

    公开(公告)日:2010-11-24

    申请号:CN201020190427.X

    申请日:2010-05-10

    Abstract: 一种基于DSP和CPLD的1553B总线远程终端接口电路,包括DSP芯片、CPLD芯片、电源复位芯片、1553B总线协议芯片、时钟源、光耦回测电路和时序驱动电路,实现功能单机作为远程终端与主控计算机的1553B总线通讯,接收来自功能计算机的指令完成特定时序动作,克服了功能单机与主控计算机之间通过电缆点对点连接工作方式的各种不足,同时在飞行器进行测试时或飞行过程中采集时序动作信号,并通过总线传送到主控计算机进行分析处理。该电路简化了电缆网络、硬件简洁、有较高的集成度。

    一种基于1553B总线的控制系统综合控制器

    公开(公告)号:CN201707588U

    公开(公告)日:2011-01-12

    申请号:CN201020187629.9

    申请日:2010-05-06

    CPC classification number: Y02P90/02

    Abstract: 一种基于1553B总线的控制系统综合控制器,DC/DC电源板、1553B总线接口主机板和时序板均通过底板进行连接,DC/DC电源板为1553B总线接口主机板和时序板提供电源,1553B总线接口主机板通过1553B总线接收外部发送的时序码并进行解码后输出驱动时序信号,时序板接收到驱动时序信号后时序板中的固体继电器开始动作完成时序输出,负载按照时序板输出的时序进行工作,同时输出的时序被1553B总线接口主机板回采并经过处理后作为火箭上检测的自测数据。本实用新型从整体上减少了设备的体积和重量,1553B总线接口主机板、时序板均采取“插拔”式设计,利于拆卸与故障定位,并且结构简单、可靠性高,实现了火箭在测试和飞行两种状态下所有的数据均由1553B总线传输。

    一种内嵌1553B远程终端的测控电路

    公开(公告)号:CN202217153U

    公开(公告)日:2012-05-09

    申请号:CN201120213859.2

    申请日:2011-06-22

    Abstract: 本实用新型涉及一种内嵌1553B远程终端的测控电路,该测控电路通过硬件实现内嵌1553总线远程终端的开关量输入输出电路设计,同时配备模数AD转换电路实现模拟信号的采样,配备铁电存储器FRAM实现测试信息和产品属性信息的非带电存储,即设备掉电后存储信息不会丢失,无需CPU及其相关器件支持,无需开发专门的软件而完成相同的功能,为系统的简化设计提供了基础,并且该测控电路由于减少了CPU及其支持器件,降低了硬件复杂度,更有利于设备设计、制造与排故,降低了直接器件成本和软件开发成本,提高了系统的可靠性。

    一种时序测试电路
    16.
    实用新型

    公开(公告)号:CN201707396U

    公开(公告)日:2011-01-12

    申请号:CN201020190362.9

    申请日:2010-05-10

    Abstract: 一种时序测试电路,包括电阻R1、R2、R3、电容C1和光电耦合器U1,被测时序信号经限流电阻R1,再经电阻R2和电容C1并联形成的RC滤波器引至光电耦合器U1的输入端,光电耦合器U1的输出端正端串联电阻R3后接电源Vcc,光电耦合器U1输出端正端直接引出作为测试信号至测试计算机的I/O口进行采样,光电耦合器U1输出端负端接地。相比现有的时序测试方法,本实用新型解决了时序无法测试的问题,同时采用光电耦合器对时序信号进行光电隔离后再进行测试,保证了后端采集到的测试信号的有效性和可靠性,同时,光耦的输入端并联RC滤波器,有效减少时序测试线路上的干扰,提高了时序测试电路的可靠性。

Patent Agency Ranking