-
公开(公告)号:CN115296743A
公开(公告)日:2022-11-04
申请号:CN202210764499.8
申请日:2022-06-29
Applicant: 中国科学院计算技术研究所
IPC: H04B10/25
Abstract: 本发明提出一种光纤通信转接系统,包括光纤通信转接单元,所述光纤通信转接单元配置有光纤通信模块作为通信接口;光纤通信转接单元还包括:Aurora协议IP核模块,与光纤通信模块互联,用于将高速串行数据转化为低速并行数据流;用户逻辑模块,配置为状态机,与Aurora协议IP核模块互联;PCIe协议IP核模块,与用户逻辑模块互联,光纤通信转接单元与上位机之间通过PCIe协议IP核模块进行连接。该光纤通信转接系统作为高速数据传输接口,实现了高速数据传输。
-
公开(公告)号:CN113361718A
公开(公告)日:2021-09-07
申请号:CN202110689803.2
申请日:2021-06-22
Applicant: 中国科学院计算技术研究所
IPC: G06N10/00
Abstract: 提供一种超导2/4译码器,其包括:第一与门,包括用于接收第二地址位的第一输入端,用于接收取反后的第一地址位的第二输入端,以及用于将数据输出的输出端;第二与门;其包括用于接收取反后的第一地址位的第一输入端,用于接收取反后的第二地址位的第二输入端,以及用于将数据输出的输出端;第三与门,其包括用于接收第二地址位的第一输入端,用于接收第一地址位的第二输入端,以及用于将数据输出的输出端;第四与门,其包括用于接收取反后的第二地址位的第一输入端,用于接收第一地址位的第二输入端,以及用于将数据输出的输出端;其中,第一与门、第二与门、第三与门以及第四与门还包括用于接收时钟信号的时钟端。
-
公开(公告)号:CN113128165A
公开(公告)日:2021-07-16
申请号:CN202110446390.5
申请日:2021-04-25
Applicant: 中国科学院计算技术研究所
IPC: G06F30/396 , G06F30/398
Abstract: 提供一种生成面向超导RSFQ电路的多扇出时钟信号的方法,该方法包括:建立高度P为1的SPL树,高度P为1的SPL树包括单个节点、SPL2以及SPL3,将其存入集合R;根据N计算SPL树的最大高度Pmax;逐层建立SPL树,每次迭代P增加1,直到P>Pmax,其中,高度为P的树由集合R中高度小于P的子树组成,在每次建立SPL树时,根据目标函数,将所建立的SPL树与集合R中高度相同且叶节点数相同的SPL树的目标函数值进行比较,仅将目标函数值最小的树存入集合R;选择集合R中叶节点数为N的树构成最优解;根据最优解确定多扇出时钟信号的由SPL构成的分支路径。
-
公开(公告)号:CN113095033A
公开(公告)日:2021-07-09
申请号:CN202110442343.3
申请日:2021-04-23
Applicant: 中国科学院计算技术研究所
IPC: G06F30/392 , G06F30/394 , G06F30/398
Abstract: 提供一种用于双时钟架构的超导RSFQ电路的布局方法,所述电路中除输入IO以及输出IO之外的逻辑单元总数为N,布局所述电路的芯片的宽高比为α,所述布局方法包括:基于逻辑深度对N个逻辑单元进行初始布局,包括:计算布局列的参考高度从逻辑深度为1开始依次布置逻辑单元,使得每个逻辑深度的单元按照垂直方向递增的顺序依次布置,且每一列的高度不大于H0,不同的逻辑深度从新的一列开始布置;将单元数小于H0的列依序进行合并,且合并后的列的高度不大于H0;以及移除空的列,并输出N个逻辑单元在芯片上的初始坐标以及可布局的列;基于模拟退火布局框架对初始布局进行扰动和优化。
-
公开(公告)号:CN112861463A
公开(公告)日:2021-05-28
申请号:CN202110266205.4
申请日:2021-03-11
Applicant: 中国科学院计算技术研究所
IPC: G06F30/392 , G06F30/398
Abstract: 提供一种用于超导处理器的输入输出控制模块,包括:取指令状态寄存器,用于指示取指令状态或者非取指令状态,以及用于将指令地址输出到内存;读数据等待状态寄存器,用于根据处理器的读数据请求以及取指令状态寄存器由取指令状态转换至非取指令状态,将读数据地址由暂存转换为输出到内存;读数据状态寄存器,用于指示读数据状态,以及用于将读数据地址输出到内存;写数据等待状态寄存器,用于根据处理器的写数据请求以及取指令状态寄存器由取指令状态转换至非取指令状态,将写数据地址和写数据内容由暂存转换为输出到内存;写数据状态寄存器,用于指示写数据状态,以及用于将写数据地址和写数据内容输出到内存。
-
公开(公告)号:CN118153696A
公开(公告)日:2024-06-07
申请号:CN202311799038.5
申请日:2023-12-25
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提出一种基于超导快速单磁通量子逻辑门的数字突触电路,包括:控制模块,用于接收时钟信号和突触前神经元的脉冲序列,并控制权重序列的产生;由两输出T型触发器级联的TFF2触发器序列,该触发器序列接收该脉冲序列用于解码存储权重数据的非破坏性读取(NDRO)序列;由NDRO级联的NDRO序列,用于存储权重数据;突触配置模块,与该NDRO序列中各NDRO的置位端与复位端相连;其中,该触发器序列中触发器的第一输出端口接至该NDRO序列中对应的NDRO,该触发器序列中最后一级触发器的输出端口产生终止信号至该控制模块;该NDRO序列中各NDRO输出的脉冲合并,得到合并脉冲。
-
公开(公告)号:CN117829229A
公开(公告)日:2024-04-05
申请号:CN202311797379.9
申请日:2023-12-25
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提出一种超高速、超低功耗的超导神经元电路,包括串联的第一约瑟夫森结、第二约瑟夫森结、第三约瑟夫森结和电感;为超导神经元电路的输入端施加偏置电流,偏置电流通过第一约瑟夫森结接地,同时偏置电流也可以通过第二约瑟夫森结、第三约瑟夫森结和电感接地;第一约瑟夫森结,用于接收输入端的脉冲输入并产生相位差翻转,翻转后释放磁通量子,磁通量子通过第三约瑟夫森结存入电感;第二约瑟夫森结,与电感的输出端相连,当电感内存储的磁通量子超过一定数量时,会导致通过第二约瑟夫森的电流超过临界值,随后第二约瑟夫森结翻转并发出一个脉冲信号至超导神经元电路的输出端。采用电感作为磁通量子的收集部件,避免了存储电路的消耗。
-
公开(公告)号:CN111950215B
公开(公告)日:2023-04-28
申请号:CN202010703091.0
申请日:2020-07-21
Applicant: 中国科学院计算技术研究所
IPC: G06F30/337 , G06F30/396 , G06F111/06
Abstract: 提供一种生成面向超导RSFQ电路的多扇出时钟信号的方法,其中N是扇出时钟信号的数量,N个扇出时钟信号的每一个与从时钟源点到时钟端点所经过的由SPL构成的分支路径相对应,由SPL构成的分支路径构成SPL树,所述方法包括:建立高度P为1的SPL树,将其存入集合R;根据N计算SPL树的最大高度Pmax;自底向上逐层建立SPL树,每次迭代P增加1,直到P>Pmax,并将所得到的SPL树存入集合R中;选择所述集合R中叶节点数为N的树构成最优解;根据所述最优解确定多扇出时钟信号的由SPL构成的分支路径;其中,高度为P的树是由所述集合R中高度为P‑1的子树组成的。
-
公开(公告)号:CN112861463B
公开(公告)日:2023-04-25
申请号:CN202110266205.4
申请日:2021-03-11
Applicant: 中国科学院计算技术研究所
IPC: G06F30/392 , G06F30/398
Abstract: 提供一种用于超导处理器的输入输出控制模块,包括:取指令状态寄存器,用于指示取指令状态或者非取指令状态,以及用于将指令地址输出到内存;读数据等待状态寄存器,用于根据处理器的读数据请求以及取指令状态寄存器由取指令状态转换至非取指令状态,将读数据地址由暂存转换为输出到内存;读数据状态寄存器,用于指示读数据状态,以及用于将读数据地址输出到内存;写数据等待状态寄存器,用于根据处理器的写数据请求以及取指令状态寄存器由取指令状态转换至非取指令状态,将写数据地址和写数据内容由暂存转换为输出到内存;写数据状态寄存器,用于指示写数据状态,以及用于将写数据地址和写数据内容输出到内存。
-
公开(公告)号:CN112116094B
公开(公告)日:2022-08-30
申请号:CN202010875646.X
申请日:2020-08-27
Applicant: 中国科学院计算技术研究所
Abstract: 提供一种超导流水线电路,至少包括:第一可清零寄存器组、第一逻辑组合电路、第二可清零寄存器组以及第二逻辑组合电路,其中第一和第二可清零寄存器组用于在使能信号的控制下接收数据输入,并在第一时钟的控制下,将接收的输入数据进行输出;第一逻辑组合电路接收第一可清零寄存器组的输出数据,并在第一时钟的控制下将该数据运算之后输出至第二可清零寄存器组;第二逻辑组合电路接收第二可清零寄存器组的输出数据,并在第一时钟的控制下将该数据运算之后进行输出;其中,第二逻辑组合电路还用于生成内部清零信号以及阻塞信号;阻塞信号用于控制使能信号的有效和无效,以及内部清零信号用于控制第一和第二可清零寄存器组清零。
-
-
-
-
-
-
-
-
-