一种用于计算机网络的高精度时间同步设备、系统及方法

    公开(公告)号:CN101388741A

    公开(公告)日:2009-03-18

    申请号:CN200810224891.3

    申请日:2008-10-24

    Abstract: 本发明提供一种可用于计算机网络性能测试、监控系统以及网络仿真的高精度时间同步设备、方法和系统。包括:利用硬件电路实现时间戳发生电路,将时间戳记录位置移到物理链路层,消除常见软件时间戳中缓存延迟以及中断响应时间延迟带来的影响;并且通过基于预测的时间同步算法(Prediction-based Clock Synchronization,PCS)实现各测量节点的精确时钟同步;本发明提高了时间戳精度,可以确保各测量节点同步时间戳误差不超过100ns,达到了与采用GPS同步相当的精度,但实现简单、造价低廉。

    一种用于可编程器件的冗余系统及其冗余实现方法

    公开(公告)号:CN101251816A

    公开(公告)日:2008-08-27

    申请号:CN200810101909.0

    申请日:2008-03-13

    Abstract: 本发明提供一种用于可编程器件的冗余系统,包括N模冗余部分,表决器部分,还包括状态寄存器复制数据通路部分;其中,N模冗余部分中的各个冗余模块并行连接到表决器部分,每个冗余模块各自包含有用于存储状态数据的状态寄存器;N模冗余部分中的各个冗余模块还通过状态寄存器复制数据通路部分连接,表决器部分分别与各个冗余模块上的对应的状态寄存器复制通路部分连接。本发明提高了N模冗余的可靠性,具有结构简单、通用性强、占用资源少、效率高的优点。

    一种多处理机通信装置及其通信方法

    公开(公告)号:CN1332334C

    公开(公告)日:2007-08-15

    申请号:CN200410000825.X

    申请日:2004-01-17

    Inventor: 谢应科 付博 姚萍

    Abstract: 本发明涉及一种多处理机通信装置及其通信方法,包括通信端口和交叉交换单元,处理机的外部存储器接口与所述通信端口相连,所述通信端口间通过所述交叉交换单元进行数据传输,所述通信端口包括中断控制单元和通信端口寄存器组;所述多处理机通信装置和通信方法,实现了不同类型的处理机间全互联、直接的实时通信,提高了通信装置的通用性。该通信装置中还具有中断发生装置,一旦有其它处理机向该处理机产生通信请求时,会产生一个中断信号,该中断信号能适合电平触发和沿触发的要求,在多个处理机向同一个处理机同时发送通信请求时,也不会丢失中断信息;通信装置中使用交叉交换单元实现各通信端口的信息交换,系统中任何处理机间可以独立的进行通信。

    数据全并行的FFT处理器地址映射方法和系统

    公开(公告)号:CN1504890A

    公开(公告)日:2004-06-16

    申请号:CN02152484.X

    申请日:2002-12-03

    Inventor: 谢应科

    Abstract: 一种数据全并行的FFT处理器地址映射方法,操作数存放在双端口存储器中;旋转因子存放在ROM中;确定操作数的读写地址;确定旋转因子地址。本发明充分利用了FFT算法本身的同址运算性质,使用4个数据存储体和3个旋转因子存储体,数据的输入和输出在同一个存储单元,每个周期能提供一个蝶形运算所需要的操作数,具有最大的并行性。按照本发明的旋转因子存放规则,在处理器工作期间,旋转因子只需要简单的增一方式寻址。本发明的地址映射技术适合N点(N为2的幂)的FFT计算,既有基4运算的高效率,也具有基2运算的计算范围。

Patent Agency Ranking