一种信号的定时同步方法、装置、电子设备及存储介质

    公开(公告)号:CN115604067A

    公开(公告)日:2023-01-13

    申请号:CN202211326231.2

    申请日:2022-10-27

    Abstract: 本申请公开一种信号的定时同步方法、装置、电子设备及存储介质,属于卫星通信技术领域,方法包括:采样已获取的测试信号,得到采样信号,基于采样信号的噪声方差的分布区间,确定双门限信号捕获时的上下门限值,对采样信号中的噪声方差进行不确定性估计,得到分布区间的下限估计值和上限估计值,基于下限估计值和上限估计值对上下门限值进行修正,利用修正后的上下门限值进行双门限信号捕获,基于捕获结果确定表示提前或延迟采样点个数的捕获误差,基于捕获误差对获取的第一信号进行定时同步。这样,考虑了噪声方差的测量分区区间与估计分区区间之间的差异,可在一定程度上消除噪声分布不确定性对信号捕获性能的影响,从而提升定时同步效果。

    一种基于FPGA的SOC原型验证装置

    公开(公告)号:CN218273390U

    公开(公告)日:2023-01-10

    申请号:CN202222869662.5

    申请日:2022-10-28

    Abstract: 本实用新型公开了一种基于FPGA的SOC原型验证装置,用以提高装置的通用性,其中,该装置包括第一FPGA芯片、第二FPGA芯片、电源模块和时钟模块,第一FPGA芯片设置有与不同类型的设备连接的接口,且第一FPGA芯片分别与上位机、第二FPGA芯片、电源模块和时钟模块信号连接,第二FPGA芯片分别与电源模块和时钟模块信号连接,在验证轻量级SOC时,采用第一FPGA芯片进行验证,在验证复杂级SOC时,采用第一FPGA芯片和第二FPGA芯片进行验证。由于该装置中包括两个FPGA芯片,并且第一FPGA芯片包括接口可以连接不同类型的设备,且针对轻量级SOC和复杂及SOC采用不同的FPGA芯片进行验证,因此可以使该装置可以对不同的SOC进行原型验证,增强装置的通用性。

Patent Agency Ranking