一种电源抑制比提升的环形压控振荡器

    公开(公告)号:CN108768385B

    公开(公告)日:2022-04-08

    申请号:CN201810549700.4

    申请日:2018-05-31

    Applicant: 东南大学

    Abstract: 本发明公开了一种电源抑制比提升的环形压控振荡器,该环形压控振荡器的主回路分为四个主回路单元和四个负载电容,每个主回路单元有一个输出端、一个反向输入端和一个前馈输入端,四个主回路单元首尾相接构成环状;每个主回路单元包括反相器、延迟单元和前馈反相器,延迟单元包括延迟电容和缓冲级,缓冲级为一种两级反相器;延迟单元使得主回路单元注入到负载电容的主电流相位角发生偏转,并且所偏转的角度大小与电源电压的变化成反比,因此抵消了电源电压波动对负载电容总电流的影响,提升了电源抑制比。

    一种输出序列长度与输入无关的低杂散MASH ΔΣ调制器

    公开(公告)号:CN111030700A

    公开(公告)日:2020-04-17

    申请号:CN201911300697.3

    申请日:2019-12-17

    Applicant: 东南大学

    Inventor: 吴建辉 丁欣 李红

    Abstract: 本发明公开了一种输出序列长度与输入无关的低杂散MASH ΔΣ调制器,包括输入检测模块、第一EFM单元EFM 1a、第二EFM单元EFM 1b、第三EFM单元S-EFM 2、第四EFM单元S-EFM 3、噪声消除逻辑模块;将总的输入序列x[n]作为输入检测模块的输入信号,输入检测模块的第一和第二输出信号分别作为第一EFM单元EFM 1a的第一和第二输入信号,且输入检测模块的第三输出信号作为第二EFM单元EFM 1b的第二输入信号;第一EFM单元EFM 1a的第一输出信号分别作为噪声消除逻辑模块的第一输入信号和第二EFM单元EFM 1b的第一输入信号,以及将噪声消除逻辑模块的输出信号为总的输出信号y[n]以输出。本发明仅增加较小的硬件开销,实现了和输入无关的最大输出序列长度,降低了输出杂散。

    一种抗电荷泵失配对锁相环拉入范围造成限制的鉴相器

    公开(公告)号:CN109274367A

    公开(公告)日:2019-01-25

    申请号:CN201811031298.7

    申请日:2018-09-05

    Applicant: 东南大学

    Abstract: 本发明公开了一种抗电荷泵失配对锁相环拉入范围造成限制的鉴相器,包括:第一与第二与非门、第一至第十反相器,其中第一与非门的第一输入端接参考时钟,其第二输入端连接第二与非门的输出端,及第二与非门的第一输入端连接第一与非门的输出端,且其第二输入端接反馈时钟;所述第一与非门的输出端分别连接第一、第三反相器的输入端,所述第一反相器与第二反相器相连,且第二反相器的输出端、第四反相器的输入端以及第五反相器的输出端相连于节点;第三反相器的输出端、第四反相器的输出端、第五反相器的输入端相连于节点DN;第二与非门的输出端分别连接第六及第八反相器的输入端。本发明不存在鉴相死区,可消除电荷泵失配对锁相环拉入范围限制。

    一种使锁相环系统快速锁定的自动频带校准方法

    公开(公告)号:CN105119600B

    公开(公告)日:2017-11-17

    申请号:CN201510601133.9

    申请日:2015-09-18

    Applicant: 东南大学

    CPC classification number: H03J7/06 H03L7/18

    Abstract: 本发明公开了一种使锁相环系统快速锁定的自动频带校准方法,AFC模块对VCO的频带进行校正,并且根据目标频点自动选择频带,实现锁相环的快速锁定。本发明采用闭环校正,控制分频器的分频比跳变,利用锁相环环路锁定Vctrl电压,依次得到每条频带的特征分频比,实现每条频带在实际电路中对应的特征频率的校正,并用寄存器保存特征分频比控制字。基于上述过程中锁存的特征分频比结果,正常工作状态下,外界给出目标频点所对应的分频比,自动推算出频点所处的频带,直接置频带编码,实现锁相环的快速锁定。本发明中提出的AFC算法仅需数目较小的寄存器就可记录、推算大量频点的校正数据,既节约资源又可实现锁相环的快速锁定。

    一种互补反馈式栅极开关电荷泵电路

    公开(公告)号:CN106100321A

    公开(公告)日:2016-11-09

    申请号:CN201610567592.4

    申请日:2016-07-18

    Applicant: 东南大学

    CPC classification number: H02M3/07

    Abstract: 本发明公开了一种互补反馈式栅极开关电荷泵电路,包括偏置电路、参考支路、输出支路和运放反馈补偿回路,偏置电路通过两路电流镜偏置管,分别给输出支路中的充电电流管和放电电流管提供偏置电压;参考支路和输出支路分别通过电容和传输门结构,使得偏置电平不随开关信号产生较大波动,保持稳定;运放反馈补偿回路将输出电平同参考电平比较,反馈至电流镜偏置管,补偿上下充放电电流值。本发明适应低电压设计要求,能够保证电荷泵充放电电流的匹配及稳定,同时满足锁相环低相位噪声的要求。

    一种误差自消除的MASH ΔΣ调制器

    公开(公告)号:CN110417415B

    公开(公告)日:2022-12-13

    申请号:CN201910598545.X

    申请日:2019-07-04

    Applicant: 东南大学

    Abstract: 本发明公开了一种误差自消除的MASHΔΣ调制器,包括三个级联的一阶调制器:第一调制器、第二调制器以及第三调制器;第一调制器包括第一量化器Q1、第一延迟单元D1、四个第一累加器;将调制器的输入信号放大M倍作为第一调制器的输入信号,并与第一延迟单元D1的输出信号累加后作为第一量化器Q1的输入信号,将第一量化器Q1的输出信号与第一调制器的另一输入信号累加后作为输出信号,且将第一量化器Q1的输入信号减去其输出信号作为第一延迟单元D1的输入信号,将第一量化器Q1的输入信号减去第一量化器Q1的输出信号后作为第一调制器的另一输出信号。本发明可实现误差自消除,提升输出序列的随机性,又减少了噪声消除过程中累加器的使用以减少输出电平数量。

    一种电源抑制比提升的环形压控振荡器

    公开(公告)号:CN108768385A

    公开(公告)日:2018-11-06

    申请号:CN201810549700.4

    申请日:2018-05-31

    Applicant: 东南大学

    CPC classification number: H03L1/00 H03L7/0818

    Abstract: 本发明公开了一种电源抑制比提升的环形压控振荡器,该环形压控振荡器的主回路分为四个主回路单元和四个负载电容,每个主回路单元有一个输出端、一个反向输入端和一个前馈输入端,四个主回路单元首尾相接构成环状;每个主回路单元包括反相器、延迟单元和前馈反相器,延迟单元包括延迟电容和缓冲级,缓冲级为一种两级反相器;延迟单元使得主回路单元注入到负载电容的主电流相位角发生偏转,并且所偏转的角度大小与电源电压的变化成反比,因此抵消了电源电压波动对负载电容总电流的影响,提升了电源抑制比。

    一种使锁相环系统快速锁定的自动频带校准方法

    公开(公告)号:CN105119600A

    公开(公告)日:2015-12-02

    申请号:CN201510601133.9

    申请日:2015-09-18

    Applicant: 东南大学

    CPC classification number: H03J7/06 H03L7/18

    Abstract: 本发明公开了一种使锁相环系统快速锁定的自动频带校准方法,AFC模块对VCO的频带进行校正,并且根据目标频点自动选择频带,实现锁相环的快速锁定。本发明采用闭环校正,控制分频器的分频比跳变,利用锁相环环路锁定Vctrl电压,依次得到每条频带的特征分频比,实现每条频带在实际电路中对应的特征频率的校正,并用寄存器保存特征分频比控制字。基于上述过程中锁存的特征分频比结果,正常工作状态下,外界给出目标频点所对应的分频比,自动推算出频点所处的频带,直接置频带编码,实现锁相环的快速锁定。本发明中提出的AFC算法仅需数目较小的寄存器就可记录、推算大量频点的校正数据,既节约资源又可实现锁相环的快速锁定。

Patent Agency Ranking