涡轮码纠错译码方法
    11.
    发明授权

    公开(公告)号:CN1139191C

    公开(公告)日:2004-02-18

    申请号:CN00120296.0

    申请日:2000-07-19

    CPC classification number: H03M13/4146 H03M13/2957 H03M13/3905 H03M13/3972

    Abstract: 在现有的涡轮码译码装置中,当由纠错译码器对构成涡轮码的卷积码进行MAP译码时,必须计算状态迁移概率,从而必须根据软判定信息测定通信线路的状态,因而存在着运算量非常大的问题。本发明通过执行计算向相邻时刻移动的分支度量值并根据分支度量值计算正向路径度量值的分支度量值·正向路径度量值计算步骤及根据分支度量值、正向路径度量值、反向路径度量值计算N位软判定信息的软判定信息计算步骤,进行涡轮码纠错译码。

    连接码错误纠正译码装置
    12.
    发明授权

    公开(公告)号:CN1115000C

    公开(公告)日:2003-07-16

    申请号:CN97120033.5

    申请日:1997-10-09

    Abstract: 一种连接码译码装置,作为外译码使用维特比算法对输入的包含可靠性信息的数字信号进行译码,通过作为内译码的块码译码得到最终译码结果,当在某位置上由维特比算法确定的路径尺的可信度的值低于某一阈值时,在该位置上添加标记,并以该位置作为起始标记位置,在后向跟踪之后,标记信号添加装置在从该起始标记位置上溯的几个位置上连续地添加标记信号。在块译码中将添加了标记的位置作为删除位置进行译码。

    连接码错误纠正译码装置
    14.
    发明公开

    公开(公告)号:CN1181663A

    公开(公告)日:1998-05-13

    申请号:CN97120033.5

    申请日:1997-10-09

    Abstract: 一种连接码译码装置,作为外译码使用维特比算法对输入的包含可靠性信息的数字信号进行译码,通过作为内译码的块码译码得到最终译码结果,当在某位置上由维特比算法确定的路径尺的可信度的值低于某一阈值时,在该位置上添加标记,并以该位置作为起始标记位置,在后向跟踪之后,标记信号添加装置在从该起始标记位置上溯的几个位置上连续地添加标记信号。在块译码中将添加了标记的位置作为删除位置进行译码。

    纠错编码译码方法和利用这种方法的电路

    公开(公告)号:CN1140363A

    公开(公告)日:1997-01-15

    申请号:CN96110344.2

    申请日:1996-05-30

    Inventor: 吉田英夫

    CPC classification number: H03M13/47 H03M13/15 H03M13/151

    Abstract: 对于8毕特的输入数据,由伪数据输入电路2加给作为信息的一个符号10毕特中的剩余毕特的2毕特的伪数据。由出错数据校正电路3生成取决于检验符号的超过部分的出错数据。由选择器4选择上述的10毕特数据中的一个,送至有限域加法电路5。有限域加法电路5的输出被送出给寄存器7,此寄存器7的输出由选择器6选择或经由有限域系数乘法电路8或者按原来的数据加到有限域加法电路5。寄存器7的输出作为出错数据由出错信息输出端9输出。

    纠错编码器、纠错解码器和具有纠错码的数据传输系统

    公开(公告)号:CN1126397A

    公开(公告)日:1996-07-10

    申请号:CN95103547.9

    申请日:1995-03-24

    CPC classification number: H03M13/151

    Abstract: 本发明提供纠错编码器和纠错解码器,它们经最少次数的移位并行对多个信息码位编码/解码,这使处理时间得以缩短。纠错编码器包括移位寄存器和Galois字段乘法器。编码器能经移位生成预定数目的校验码位,根据并行输入数校验码位数得以减少。纠错解码器的校正子发生器包括多个Galois字段乘法器和Galois字段加法器和移位寄存器来获得预定的校正子生成多项式。校正子多发生器可以经过移位得到所需的校正子,根据并行输入数其数目得以减少。

    光传输装置和似然度生成电路

    公开(公告)号:CN113519126A

    公开(公告)日:2021-10-19

    申请号:CN201980093476.5

    申请日:2019-03-11

    Abstract: 光传输装置具有:符号解映射部,其将接收信号转换成相位平面上的I轴分量的信号、Q轴分量的信号以及连接I轴分量的信号和Q轴分量的信号而成的信号;似然度生成电路,其生成与接收信号有关的似然度;以及纠错解码部,其实施软判定解码,似然度生成电路具有:第1一维调制用查找表,其将I轴分量的信号作为自变量,输出第1似然度;第2一维调制用查找表,其将Q轴分量的信号作为自变量,输出第2似然度;以及二维调制用查找表,其将连接I轴分量的信号和Q轴分量的信号而成的信号作为自变量,生成第3似然度,纠错解码部根据第1似然度、第2似然度和第3似然度实施软判定解码。

    纠错解码装置以及光发送接收装置

    公开(公告)号:CN109644009A

    公开(公告)日:2019-04-16

    申请号:CN201780051761.1

    申请日:2017-02-02

    Abstract: 光发送接收装置具备用于对通过LDPC码而编码后的接收序列进行解码的纠错解码部(36),纠错解码部(36)进行使用耦合多个小校验矩阵(71)而成的空间耦合LDPC码的校验矩阵(70)的解码处理,该解码处理是使用跨越1个以上的小校验矩阵(71)的窗口(80)的窗口化的解码处理,窗口(80)的窗口尺寸以及基于吞吐量和要求的纠正性能的解码反复数是可变的,从与纠错解码部(36)连接的控制电路(12)输入。

    编码装置、解码装置和发送装置

    公开(公告)号:CN108028668B

    公开(公告)日:2019-03-19

    申请号:CN201580082885.7

    申请日:2015-09-07

    Abstract: 纠错编码器(10)具有交织电路(31)、编码运算电路(321、322)和解交织电路(33)。交织电路(31)在标准速模式时,根据在1个系统的传输帧中以C列间隔排列的多列比特生成1个系统的编码前比特序列(IL1),在2倍速模式时,根据在2个系统中的各系统的传输帧中以C/2列间隔排列的多列比特生成编码前比特序列(IL1、IL2)。编码运算电路(321、322)对1个系统的编码前比特序列(IL1)或2个系统的编码前比特序列(IL1、IL2)实施纠错编码。

Patent Agency Ranking