温度传感器电路
    12.
    发明授权

    公开(公告)号:CN101655396B

    公开(公告)日:2011-09-28

    申请号:CN200910166250.1

    申请日:2009-08-20

    Inventor: 长谷川和男

    CPC classification number: G01K7/01

    Abstract: 本发明提供一种能够选择性地得到具有任意的温度系数的电压并能够容易地将这些温度系数的交叉点设定为规定温度的温度传感器电路。作为基本构成要素具备按照消除表现在电阻上的电压的正的温度系数与成二极管连接的双极性晶体管的基极发射极间电压的负的温度系数的方式构成的带隙基准电压电路的低电压动作恒定电压电路中,将所述电阻与所述双极性晶体管分离为晶体管/电阻串联电路、晶体管/二极管串联电路。设置:各自的输入端子分别与所述双极性晶体管的集电极连接的第一缓冲电路和第二缓冲电路,还设置有连接在第一缓冲电路的输出端与第二缓冲电路的输出端之间并构成为对两输出端之间的电压进行分压来获得温度系数不同的任意的电压的分压电路。

    模拟/数字转换器
    13.
    发明公开

    公开(公告)号:CN101465651A

    公开(公告)日:2009-06-24

    申请号:CN200810184402.6

    申请日:2008-12-19

    CPC classification number: H03M3/34 G01P15/12 H03M3/356 H03M3/43 H03M3/462

    Abstract: 本发明公开了一种模拟/数字转换器,包括:三角积分调变电路,用于对输出自桥式电路的模拟信号进行三角积分调变并作为量化信号予以输出;切换电路,用于根据控制信号的逻辑电平切换第1状态与第2状态,第1状态是将第1电平的电压施加至桥式电路的一方的端子、将与第1电平相异的第2电平的电压施加至桥式电路的另一方的端子的状态,第2状态是将第2电平的电压施加至一方的端子、将第1电平的电压施加至另一方的端子的状态;以及上下数计数器,用于在桥式电路成为第1状态时,于预定期间根据量化信号成为一方的逻辑电平的比率使计数值增加,当桥式电路成为第2状态时,于预定期间根据量化信号成为一方的逻辑电平的比率使计数值减少。

    低电压工作恒压电路
    14.
    发明公开

    公开(公告)号:CN101685316A

    公开(公告)日:2010-03-31

    申请号:CN200910166711.5

    申请日:2009-08-14

    Inventor: 长谷川和男

    CPC classification number: G05F3/30

    Abstract: 本发明提供一种低电压工作恒压电路,其中该低电压工作恒压电路作为基本构成要素而具备包括构成为串联连接电阻和被二极管连接的双极性晶体管并流过恒流的电阻·二极管串联电路的带隙基准电压电路。在该低电压工作恒压电路中设置输出电路,其构成为和所述电阻·二极管串联电路并联连接且流过与在该电阻·二极管串联电路中流过的电流相同的恒流。该输出电路具备被二极管连接的MOS晶体管,且构成为通过该MOS晶体管抵消流过该输出电路的电流的正温度系数。因此,能够得到例如0.6V左右的低电压且不拘泥于温度变化而恒定的输出电压,即温度特性良好。

    恒流电路
    17.
    发明公开

    公开(公告)号:CN1908840A

    公开(公告)日:2007-02-07

    申请号:CN200610105520.4

    申请日:2006-07-14

    Inventor: 长谷川和男

    CPC classification number: G05F1/575

    Abstract: 一种恒流电路,具有:差动放大部,被施加输入电压和作为其比较对象的反馈电压,输出输入电压和反馈电压之间的差动电压;一个第一晶体管,对第一控制电极施加差动电压;一个第一二极管元件,与第一晶体管的电源侧电极连接;一个或多个第二晶体管,通过第一晶体管的驱动,将在第一二极管元件中流过二极管电流的结果所生成的第一二极管元件的压降施加到第二控制电极,生成复制了二极管电流的输出电流;反馈电压生成部,将流入第二晶体管的二极管电流的复制电流变换为反馈电压并反馈到差动放大部;和恒流负载部,与第一晶体管的接地侧电极连接,使接地电极侧的电压变化跟踪第一控制电极的电压变化,并成为第一晶体管接地侧的恒流负载。

    延迟电路和采用该延迟电路的环形振荡器

    公开(公告)号:CN1815888A

    公开(公告)日:2006-08-09

    申请号:CN200610006205.6

    申请日:2006-01-23

    Abstract: 提供一种延迟电路,当根据输入信号的一方电平导通第1导电型晶体管时,在源流电源线和汇流电源线之间,形成分别经过一方源流侧晶体管、第1导电型晶体管、第2驱动晶体管的第1电流路径,并从另一方源流侧晶体管和另一方汇流侧晶体管的连接部位输出将输入信号的一方电平反相并延迟的输出信号;当根据输入信号的另一方电平导通第2导电型晶体管时,在源流电源线和汇流电源线之间,形成分别经过第1驱动晶体管、第2导电型晶体管、一方汇流侧晶体管的第2电流路径,并从另一方源流侧晶体管和另一方汇流侧晶体管的连接部位,输出将输入信号的另一方电平反相并延迟的输出信号。这样通过采用简易的结构相对于对控制信号可以线性追随控制延迟时间。

Patent Agency Ranking