一种FPGA元构件布局区域分配方法

    公开(公告)号:CN102033987A

    公开(公告)日:2011-04-27

    申请号:CN201010565069.0

    申请日:2010-11-30

    Abstract: 本发明涉及一种FPGA元构件布局区域分配方法。所述FPGA元构件布局区域分配方法,首先获取对应FPGA硬件构件的元构件;并对所述FPGA元构件进行预处理,计算其所占逻辑块资源;然后根据FPGA元构件之间以及和外部端口之间的连接关系利用二次解析法求得FPGA元构件的最佳理论位置;根据目标布局区域内各个FPGA元构件的理论位置坐标和其占用资源对布局区域进行理论分割;根据理论分割资源比值与各物理分割点物理分割资源比值,确定分割线;根据分割线对FPGA元构件集合分配布局区域;选择任一分配给多元构件集合的布局区域为新的目标布局区域;继续对新的目标布局区域进行分割,直到所有FPGA元构件都被分配到相应的布局区域。

    自动生成硬件构件仿真工程的方法和装置

    公开(公告)号:CN102012856A

    公开(公告)日:2011-04-13

    申请号:CN201010566110.6

    申请日:2010-11-30

    Abstract: 本发明公开了一种自动生成硬件构件仿真工程的方法和装置。方法包括:数据源的生成与硬件构件仿真工程的生成两部分。其中,数据源的生成过程包括:ROM文件及其接口的生成,地址迭代器的生成,以及数据源的组装;硬件构件仿真工程的生成过程包括:数据源与硬件构件之间的组装,以及为硬件构件仿真应用添加激励发生器。本发明中用于实现上述方法的装置,能够实现对大规模仿真数据进行同时仿真,并且屏蔽了不同硬件构件接口以及功能的差异性,整个生成过程自动完成,从而使硬件构件仿真工作方便快捷和有效。

Patent Agency Ranking