一种可重构回波脉冲与光声信号的采集和预处理系统

    公开(公告)号:CN108594714A

    公开(公告)日:2018-09-28

    申请号:CN201810480854.2

    申请日:2018-05-18

    Applicant: 南京大学

    Abstract: 本发明涉及可重构回波脉冲与光声信号的采集和预处理系统,包括发射板卡,通过电缆连接换能器探头,控制换能器发射超声波;接收板卡,包括总线接口、存储模块、接收触发模块、动态聚焦模块、多个预处理模块以及模拟前端,每个模拟前端通过电缆连接超声换能器阵列,接收超声换能器阵列发出的模拟信号,将动态聚焦保存至所述存储模块中;控制板,通过总线接口与发射板卡、接收板卡完成数据传输和参数配置,与上位机进行数据传输,并接收激光器发出的用以触发接收板卡的同步脉冲。所述方法基于FPGA,仅需根据实际需要和其它硬件配置调整FPGA中的参数,即可适用于不同超声换能器阵列、不同扫描方式、不同应用的光声、超声成像,且可以在这两种成像模式之间进行切换。

    一种面向低密度垂直互连的三维片上网络路由器

    公开(公告)号:CN104243330B

    公开(公告)日:2017-12-29

    申请号:CN201410527927.0

    申请日:2014-10-10

    Applicant: 南京大学

    Abstract: 本发明涉及一种面向低密度垂直互连的三维片上网络路由器,包括内部控制逻辑、交叉开关以及五个水平方向端口和两个垂直方向端口,所述片上网络包括若干片上网络节点,所述每个网络节点包括一个带有网络接口的处理单元或存储单元与一个路由器,所述每个处理单元或存储单元通过所述网络接口与对应的路由器通信,所述路由器的垂直方向端口的输出通道采用并入串出移位寄存器电路,输入通道采用串入并出移位寄存器电路。有益效果为:通过在三维片上网络路由器垂直方向端口的输出通道和输入通道分别采用并入串出移位寄存器和串入并出移位寄存器,实现了在三维片上网络垂直连线密度降低的情况下有效、可靠地传输数据的目的。

    基于FPGA的信号接口处理板状态信息监测方法

    公开(公告)号:CN106951356A

    公开(公告)日:2017-07-14

    申请号:CN201710188724.7

    申请日:2017-03-27

    Applicant: 南京大学

    Abstract: 本发明涉及一种信号接口处理板状态信息监测方法,包括:上电信息监测,在上电之后进行一次性监测,输出上电监测信息,为上电后信号接口处理板发生状态异常时提供参考;随帧信息监测,对此刻分发输出的每一帧数据所包含的各类信息进行监测,输出随帧监测信息,以便在数据出现卡断情况时提供数据帧情况;实时信息监测,所述实时信息包括显示传输数据速率与每个模块内部包含细节的详细信息,输出实时刷新监测信息,在定位问题时将所述实时信息示出;顶层监测,接收上述所有监测信息,并将所述监测信息输出。涵盖了工程中可能出现的不同信息类型,并将它们根据各自特点对应处理,节省了大量查找问题的时间和精力。

    一种可配置自适应负载平衡系统及方法

    公开(公告)号:CN106803816A

    公开(公告)日:2017-06-06

    申请号:CN201710190941.X

    申请日:2017-03-27

    Applicant: 南京大学

    Abstract: 本发明涉及一种可配置自适应负载平衡系统,与多核处理器通信连接,接收多核处理器发送的配置包与门铃信息,配置包解析模块,根据所述配置包解析出合并模式选择信息、光纤波束数、处理簇数以及模块参数,调配系统各内部模块协同工作;若干通用数据发送模块,根据所述合并模式选择信息、光纤波束数和模块参数,并输出各种组合情形下的帧数据与选通信号;忙闲表管理模块,根据所述处理簇数创建忙闲表,并从忙闲表中读出与处理簇数对应的帧数据与ID号,并将所述帧数据与ID号输出;Srio组包模块,根据所述ID号组成Srio包,并根据忙闲表进行帧数据发送。有益效果为:节省了芯片的面积,并且满足系统实时性的要求。

    一种基于ARM处理器的LED数字模组

    公开(公告)号:CN106803415A

    公开(公告)日:2017-06-06

    申请号:CN201710189439.7

    申请日:2017-03-27

    Applicant: 南京大学

    CPC classification number: G09G3/32

    Abstract: 本发明涉及一种基于ARM处理器的LED数字模组包括:网络通信模块,接收上位机发出的配置信息和多媒体数据;播放控制模块,接收所述配置信息后,将配置信息进行保存,并将所述多媒体数据通过ARM芯片的硬件解码单元进行解码得到流媒体压缩信息;输出接口模块,将所述流媒体压缩信息通过GPIO口转化成LED阵列的控制信息并同步进行显示。有益效果为:利用ARM处理器自身频率高、可编程性强的优势,解决了基于FPGA等硬件架构的专用LED控制模组通用性差和刷新频率低的问题,提高了LED屏的显示效率;采用高速网络接口传输信息,使得数据吞吐率大大提高。

    一种基于可重构计算阵列的协处理器

    公开(公告)号:CN105630735A

    公开(公告)日:2016-06-01

    申请号:CN201510998467.4

    申请日:2015-12-25

    Applicant: 南京大学

    CPC classification number: G06F15/7871

    Abstract: 本发明涉及基于可重构计算阵列的协处理器,包括:主控制器,接收外部通用处理器发出的控制信息,再解析所述控制信息,并发出相应的配置指令,所述配置指令包括传输参数与算法参数;重构控制器,根据所述配置指令中的算法参数,发出配置信息,所述配置信息包括用于选择和组织运算核心单元中的逻辑算法的执行信号与内部网络选通信号;运算核心单元,接收所述配置信息,根据配置信息完成复乘、复加、实乘等基本运算;DMA单元,接收所述配置指令的传输参数,进行外部DDR与内部存储模块、主控制器间的数据搬运。有益效果为:该协处理器计算性能好、面积消耗小。

    一种高精度的十字霍尔传感器的电路模型

    公开(公告)号:CN104502868A

    公开(公告)日:2015-04-08

    申请号:CN201410830011.2

    申请日:2014-12-29

    Applicant: 南京大学

    Abstract: 本发明涉及一种高精度的十字霍尔传感器的电路模型,所述电路模型包括十字型霍尔盘以及依次设置于所述霍尔盘外侧N阱(N-well)层、P衬底,霍尔盘有效区的两侧设有耗尽区,所述霍尔盘包括四枝与一个中间区域,所述四枝分别与中间区域连接,包括用于模拟霍尔盘的中间区域的八个非线性电阻;用于模拟霍尔盘四枝的四个结型场效应晶体管;用于模拟霍尔盘有效区两侧的耗尽区的四个反偏二级管电路;用于模拟霍尔电压的四个受控电流源。有益效果为:在不增加模型复杂度的基础上提高了模型的精确度,保证了模型的对称性,增强了模型交流方面的性能。

Patent Agency Ranking