-
公开(公告)号:CN101726746A
公开(公告)日:2010-06-09
申请号:CN200910242691.5
申请日:2009-12-14
Applicant: 北京航空航天大学
IPC: G01S19/30
Abstract: 一种用于卫星测距的中频直序扩频接收机,它由前端前端A/D、FFT模块、本地PN码生成器、相关器、自动门限计算模块等共37个部件组成。连接关系为:前端A/D的输出和载波跟踪环NCO的输出,分别连接到同相支路乘法器和正交支路乘法器,输入进入同相支路FIR低通滤波器和正交支路FIR低通滤波器,结果一方面输出给积分清零器后,送入FFT模块和支路1本地PN码存储ROM、支路2本地PN码存储ROM的输出进入支路1复数乘法器、支路2复数乘法器,输出送入支路1均方根模块、支路2均方根模块输出送入动门限计算模块、捕获判断模块进行码捕获;另一方面输出给相关器和本地PN码生成器进行码跟踪。相关器的输出同时送入载波跟踪环鉴频/鉴相器后进入载波跟踪环环路滤波器,载波跟踪环环路滤波器输出进入载波跟踪环NCO,进行载波跟踪。
-
公开(公告)号:CN201607527U
公开(公告)日:2010-10-13
申请号:CN200920278070.8
申请日:2009-12-14
Applicant: 北京航空航天大学
IPC: G01S7/285
Abstract: 一种用于卫星测距的中频直序扩频接收机,它由前端A/D(10)、FFT模块(42)、本地PN码生成器(80)、相关器(81)、自动门限计算模块(70)等共37个部件组成。连接关系为:前端A/D(10)的输出和载波跟踪环NCO(93)的输出,分别连接到同相支路乘法器(20)和正交支路乘法器(30),输入进入同相支路FIR低通滤波器(21)和正交支路FIR低通滤波器(31),结果一方面输出给积分清零器(40)后,送入FFT模块(42)和支路1本地PN码存储ROM(51)、支路2本地PN码存储ROM(61)的输出进入支路1复数乘法器(50)、支路2复数乘法器(60),输出送入支路1均方根模块(53)、支路2均方根模块(63)输出送入动门限计算模块(70)、捕获判断模块(71)进行码捕获;另一方面输出给相关器(81)和本地PN码生成器)(80)进行码跟踪。相关器(81)的输出同时送入载波跟踪环鉴频/鉴相器(90)后进入载波跟踪环环路滤波器(91),载波跟踪环环路滤波器(91)输出进入载波跟踪环NCO(93),进行载波跟踪。
-
公开(公告)号:CN201491030U
公开(公告)日:2010-05-26
申请号:CN200920110439.4
申请日:2009-07-27
Applicant: 北京航空航天大学
IPC: H04L27/22
Abstract: 一种用于卫星通信系统的超低码速率PSK解调器,它由前端模数转换A/D、数字下变频模块、载波同步模块和位同步模块组成;前端模数转换A/D用现成产品,数字下变频模块、载波同步模块和位同步模块在FPGA中实现;其连结关系是前端模数转换A/D的输出连接到数字下变频模块,数字下变频模块的输出连接到载波同步模块、载波同步模块的输出连接到位同步模块;信号走向是输入的信号,经过调理后进入前端模数转换A/D,前端模数转换A/D采样后的信号进入数字下变频模块进行处理,经过数字下变频模块处理后的信号进入载波同步模块进行载波同步处理,载波同步模块处理后的信号进入位同步模块进行位同步处理,位同步模块处理后输出的信号即为解调器的输出;它有实用价值和应用前景。
-
公开(公告)号:CN201828914U
公开(公告)日:2011-05-11
申请号:CN201020266828.9
申请日:2010-07-16
Applicant: 北京航空航天大学
IPC: G06F17/50
Abstract: 一种用于FPGA芯片敏感区域定位的系统,它包括制作故障控制模块、故障注入模块和敏感区域检测模块。其位置连接关系是:故障控制模块将生成所需含有故障信息的配置信息输出给故障注入模块,故障注入模块将配置信息注入到目标FPGA中,敏感区域检测模块实时检测并比较目标FPGA输出的信号。一种用于FPGA芯片敏感区域定位的方法,该方法有三大步骤。1.根据目标FPGA逻辑,经Xilinx ISE 9.1i编译后,找出目标FPGA芯片在该逻辑设计中所用到的区域;2.根据上步已确定的区域,映射到存储在FLASH芯片中配置信息的位置,把其中一位配置信息取反后,对目标FPGA进行故障注入,将目标FPGA的配置信息位逐个按位进行翻转;3.检查目标FPGA输出是否发生错误,从而判断此区域是不是敏感区域。
-
-
-