基于压缩感知的OTFS信道估计方法
    1.
    发明公开

    公开(公告)号:CN117749573A

    公开(公告)日:2024-03-22

    申请号:CN202311611906.2

    申请日:2023-11-29

    Abstract: 本发明涉及一种基于压缩感知的OTFS信道估计方法,属于数据通信技术领域。该方法主要分为三个部分:导频序列设计、感知矩阵构建和重构算法信道估计。导频序列设计模块根据时域信道输入与输出关系,时域导频指标设计本质上是尽可能降低局部周期模糊函数的旁瓣能量。感知矩阵构建模块要在满足RIP准则前提下,尽可能降低感知矩阵列原子之间的互相关性。重构算法信道估计模块通过贪婪算法中的改进的分段弱正交匹配追踪算法利用阈值门限选择原子,再根据相关度最大准则一次性选择出多个匹配的原子,并加入二次精炼原子选择过程,加快了算法拟合速度且提高了原子选择的精度,减少了冗余原子数量。

    电力线载波通信系统脉冲噪声抑制方法

    公开(公告)号:CN116545476A

    公开(公告)日:2023-08-04

    申请号:CN202310254477.1

    申请日:2023-03-16

    Abstract: 本发明涉及一种电力线载波通信系统脉冲噪声抑制方法,属于电力线数据通信领域。该方法包括:S1:参数适配:在接收端将接收信号输入参数适配模块,通过滑动窗的方式为脉冲噪声检测模块和脉冲噪声抑制模块适配条件参数,即检测参数和噪声抑制参数;S2:脉冲噪声检测:将接收到的数据按块输入脉冲噪声检测模块,得到检测数据块的峰值,并将该峰值与适配的检测参数比较,判断有无脉冲噪声;S3:脉冲噪声抑制:通过迭代的方式不断找出每段接收数据的最大值及其位置,并将最大值及其相邻区间内的数据置零,最后再对高于某一阈值的数据限幅以达到抑制脉冲噪声的作用。本发明方法实现简单,且不需要依赖经验选取幅度门限。

    一种支持睡眠的无线通信时间同步方法

    公开(公告)号:CN119815498A

    公开(公告)日:2025-04-11

    申请号:CN202411827917.9

    申请日:2024-12-12

    Abstract: 本发明涉及一种支持睡眠的无线通信时间同步方法,属于无线传感器网络技术领域。该方法首先针对无线节点设备在睡眠与工作状态下使用不同类型时钟晶振的特点,建立双晶振节点的时钟模型;然后才有间接时间同步机制,以校正工作时钟为前提,间接实现对睡眠时钟频偏和本地时钟相偏的校正;当多个双晶振节点同时请求同步时,参考节点首先完成对各待同步节点工作时钟频偏和相偏的校正,然后将这些节点两两分组,先后作为扩展参考节点,基于间接时间同步机制完成彼此睡眠时钟的校正;对于剩余单个节点则直接与参考节点完成睡眠时钟的校正。本发明解决了双晶振节点睡眠时钟同步困难的问题,提高了大规模双晶振节点同步效率和同步精度。

    一种基于信息年龄的工业无线网络的联合优化调度方法

    公开(公告)号:CN119729546A

    公开(公告)日:2025-03-28

    申请号:CN202411827918.3

    申请日:2024-12-12

    Abstract: 本发明涉及一种基于信息年龄的工业无线网络的联合优化调度方法,属于工业无线网络技术领域。该方法针对硬实时数据和软实时数据共存的工业无线网络,同时考虑数据截止时间相关的逾期率,通过调度时隙的方式对最小化系统的信息年龄和能耗的问题进行联合优化,将优化问题构造为马尔可夫决策过程,使用改进的深度Q网络来近似状态价值函数,并利用好奇心网络加快收敛速度,进而采用深度强化学习来获取链路调度方法。通过本发明的联合优化方法,加快了调度方法的学习速度,确保了网络中信息新鲜度,降低了数据的逾期率和节点的能耗。

    一种基于FPGA的PLC系统的频偏纠正方法

    公开(公告)号:CN116633745B

    公开(公告)日:2025-02-11

    申请号:CN202310633015.0

    申请日:2023-05-31

    Abstract: 本发明涉及一种基于FPGA的PLC系统的频偏纠正方法,属于移动通信领域领域。该方法包括频域信号处理模块过程、频偏估计模块过程、频偏补偿模块过程。本发明通过采用OFDM符号中的循环前缀进行信道补偿;在频域进行频率偏差调整;在频偏估计模块中,加入多符号平均以及多帧平均;对频偏补偿模块进行优化;提高了传输资源的利用率、频偏估计的准确率、使用资源更少,更易于实现以及解决了由于低压电力线宽带载波通信系统在电力线上仅仅发送基待信号实部,导致不便于在帧结构的时域部分进行收发端时钟偏差补偿的问题。

    一种基于FPGA的PLC系统的频偏纠正方法

    公开(公告)号:CN116633745A

    公开(公告)日:2023-08-22

    申请号:CN202310633015.0

    申请日:2023-05-31

    Abstract: 本发明涉及一种基于FPGA的PLC系统的频偏纠正方法,属于移动通信领域领域。该方法包括频域信号处理模块过程、频偏估计模块过程、频偏补偿模块过程。本发明通过采用OFDM符号中的循环前缀进行信道补偿;在频域进行频率偏差调整;在频偏估计模块中,加入多符号平均以及多帧平均;对频偏补偿模块进行优化;提高了传输资源的利用率、频偏估计的准确率、使用资源更少,更易于实现以及解决了由于低压电力线宽带载波通信系统在电力线上仅仅发送基待信号实部,导致不便于在帧结构的时域部分进行收发端时钟偏差补偿的问题。

Patent Agency Ranking