-
公开(公告)号:CN103986557B
公开(公告)日:2017-06-13
申请号:CN201410222021.8
申请日:2014-05-23
Applicant: 西安电子科技大学
IPC: H04L1/00
Abstract: 本发明公开了一种低路径延迟的LTE Turbo码并行分块译码方法,主要解决传统的LTE Turbo码并行分块译码方法中交织过程路径延迟较大的问题。其实现步骤包括:(1)将解复用后的信息流送入软输入软输出译码器,(2)将输出信息流中的每个码块分成n个迭代单元,对其进行地址交织:(3)预计算迭代单元的初始地址,利用初始地址计算每个迭代单元的交织地址,(4)将交织后的信息反馈给软输入软输出译码器,对反馈信号依次进行一次迭代和二次迭代,(5)对二次迭代后结果解交织,并对解交织的结果判决后译码输出。本发明减小了路径延迟和存储资源消耗,可于LTE系统。
-
公开(公告)号:CN103986557A
公开(公告)日:2014-08-13
申请号:CN201410222021.8
申请日:2014-05-23
Applicant: 西安电子科技大学
IPC: H04L1/00
Abstract: 本发明公开了一种低路径延迟的LTE Turbo码并行分块译码方法,主要解决传统的LTE Turbo码并行分块译码方法中交织过程路径延迟较大的问题。其实现步骤包括:(1)将解复用后的信息流送入软输入软输出译码器,(2)将输出信息流中的每个码块分成n个迭代单元,对其进行地址交织,(3)预计算迭代单元的初始地址,利用初始地址计算每个迭代单元的交织地址,(4)将交织后的信息反馈给软输入软输出译码器,对反馈信号依次进行一次迭代和二次迭代,(5)对二次迭代后结果解交织,并对解交织的结果判决后译码输出。本发明减小了路径延迟和存储资源消耗,可用于LTE系统。
-