一种可重构的视觉前处理器和视觉处理系统

    公开(公告)号:CN102646262A

    公开(公告)日:2012-08-22

    申请号:CN201210047720.4

    申请日:2012-02-28

    Abstract: 本发明提供一种可重构的视觉前处理器,包括色度空间转换模块、可重构卷积阵列、卷积后处理模块、采样存储模块和硬件重配置控制器;色度空间转换模块、可重构卷积阵列、卷积后处理模块依次连接;采样存储模块连接色度空间转换模块、可重构卷积阵列和卷积后处理模块;硬件重配置控制器分别连接上述四个模块;色度空间转换模块,用于将接收到的不同色度空间的视频图像信号转换为亮度图像信号;可重构卷积阵列,用于不同模板的各种图像卷积运算;卷积后处理模块,用于将完成卷积运算的图像进行二值分割;硬件重配置控制器,用于对可重构视觉前处理器的重配置。本发明结构简单、易于应用、速度快,能够对大分辨率的灰度图像进行实时视觉前处理。

    一种面向写穿透cache的SDRAM读写方法

    公开(公告)号:CN101425044B

    公开(公告)日:2010-07-21

    申请号:CN200810232131.7

    申请日:2008-11-06

    Abstract: 本发明涉及一种SDRAM读写方法,公开了一种面向写穿透cache的SDRAM读写方法。本发明主要是利用物理存储器SDRAM的single write特性,提出写合并机制,在减少CPU访问内存数据时间的同时,以提高SDRAM访问效率,该方法适合应用于对存储器访频繁问的使用多核SoC设计的多媒体处理芯片领域。

    一种面向写穿透cache的SDRAM读写方法

    公开(公告)号:CN101425044A

    公开(公告)日:2009-05-06

    申请号:CN200810232131.7

    申请日:2008-11-06

    Abstract: 本发明涉及一种SDRAM读写方法,公开了一种面向写穿透cache的SDRAM读写方法。本发明主要是利用物理存储器SDRAM的single write特性,提出写合并机制,在减少CPU访问内存数据时间的同时,以提高SDRAM访问效率,该方法适合应用于对存储器访频繁问的使用多核SoC设计的多媒体处理芯片领域。

    矩阵处理器及其指令集和嵌入式系统

    公开(公告)号:CN102360344A

    公开(公告)日:2012-02-22

    申请号:CN201110303919.4

    申请日:2011-10-10

    Abstract: 本发明提出一种矩阵处理器及其指令集和嵌入式系统,该矩阵处理器包括外部数据接口、IRAM、DRAM、矩阵处理器核心;所述外部数据接口,连接矩阵处理器的IRAM、DRAM与外部存储器,完成矩阵处理器指令的写入和与外部进行数据交换;所述IRAM和DRAM,相当于矩阵处理器的缓存;IRAM接收外部模块写入的指令序列;DRAM接收外部模块写入的矩阵或其他数据、接收矩阵处理器核心写入的计算结果,供矩阵处理器使用或外部模块读出,完成矩阵处理器与外部模块的数据交换;所述矩阵处理器核心,用于取指、译码、运算、结果写回和控制。本发明矩阵处理器能够独立完成各种矩阵运算和其他数学运算。

    一种可重构的视觉前处理器和视觉处理系统

    公开(公告)号:CN102646262B

    公开(公告)日:2014-07-02

    申请号:CN201210047720.4

    申请日:2012-02-28

    Abstract: 本发明提供一种可重构的视觉前处理器,包括色度空间转换模块、可重构卷积阵列、卷积后处理模块、采样存储模块和硬件重配置控制器;色度空间转换模块、可重构卷积阵列、卷积后处理模块依次连接;采样存储模块连接色度空间转换模块、可重构卷积阵列和卷积后处理模块;硬件重配置控制器分别连接上述四个模块;色度空间转换模块,用于将接收到的不同色度空间的视频图像信号转换为亮度图像信号;可重构卷积阵列,用于不同模板的各种图像卷积运算;卷积后处理模块,用于将完成卷积运算的图像进行二值分割;硬件重配置控制器,用于对可重构视觉前处理器的重配置。本发明结构简单、易于应用、速度快,能够对大分辨率的灰度图像进行实时视觉前处理。

    矩阵处理器及其指令集和嵌入式系统

    公开(公告)号:CN102360344B

    公开(公告)日:2014-03-12

    申请号:CN201110303919.4

    申请日:2011-10-10

    Abstract: 本发明提出一种矩阵处理器及其指令集和嵌入式系统,该矩阵处理器包括外部数据接口、IRAM、DRAM、矩阵处理器核心;所述外部数据接口,连接矩阵处理器的IRAM、DRAM与外部存储器,完成矩阵处理器指令的写入和与外部进行数据交换;所述IRAM和DRAM,相当于矩阵处理器的缓存;IRAM接收外部模块写入的指令序列;DRAM接收外部模块写入的矩阵或其他数据、接收矩阵处理器核心写入的计算结果,供矩阵处理器使用或外部模块读出,完成矩阵处理器与外部模块的数据交换;所述矩阵处理器核心,用于取指、译码、运算、结果写回和控制。本发明矩阵处理器能够独立完成各种矩阵运算和其他数学运算。

    一种双总线的视觉处理芯片架构

    公开(公告)号:CN101567078B

    公开(公告)日:2011-06-22

    申请号:CN200910021723.9

    申请日:2009-03-27

    Abstract: 本发明涉及集成电路中视觉信息处理芯片的结构设计领域,公开了一种双总线的视觉处理芯片架构。它包括:第一总线、第二总线、连接在第一总线上的视觉计算和决策模块、连接在第一总线上的第一存储器、连接在第二总线上的特征组合和模式生成模块、连接在第二总线上的图像特征提取模块、连接在第二总线上的第二存储器、以及连接第一总线和第二总线的桥接电路。

Patent Agency Ranking