-
公开(公告)号:CN114040156B
公开(公告)日:2022-08-16
申请号:CN202111295001.X
申请日:2021-11-03
Applicant: 西安交通大学 , 中国电子科技集团公司第五十三研究所
Abstract: 一种视频格式与画质处理的FPGA系统及方法,对视频图像信号进行格式转换;将转换后的视频流信号进行画质提升;将画质提升后的视频流输入到SD卡,或者将画质提升后的视频流进行转换成符合HDMI的视频显示标准的视频流后输出。本发明有针对性地对中波及短波的红外视频信号进行画质处理,既实现了红外图像显示画质提升,又保证了不同波段的红外探测器视频的实时处理,并且能根据中波及短波视频信号的特点,实现输出不同格式的显示信号对处理后的中波及短波红外视频图像进行显示。相比于现有技术,本发明具备更好的实时性,能支持多波段的输入处理及不同格式输出显示。
-
公开(公告)号:CN102646262A
公开(公告)日:2012-08-22
申请号:CN201210047720.4
申请日:2012-02-28
Applicant: 西安交通大学
Abstract: 本发明提供一种可重构的视觉前处理器,包括色度空间转换模块、可重构卷积阵列、卷积后处理模块、采样存储模块和硬件重配置控制器;色度空间转换模块、可重构卷积阵列、卷积后处理模块依次连接;采样存储模块连接色度空间转换模块、可重构卷积阵列和卷积后处理模块;硬件重配置控制器分别连接上述四个模块;色度空间转换模块,用于将接收到的不同色度空间的视频图像信号转换为亮度图像信号;可重构卷积阵列,用于不同模板的各种图像卷积运算;卷积后处理模块,用于将完成卷积运算的图像进行二值分割;硬件重配置控制器,用于对可重构视觉前处理器的重配置。本发明结构简单、易于应用、速度快,能够对大分辨率的灰度图像进行实时视觉前处理。
-
-
-
公开(公告)号:CN114040156A
公开(公告)日:2022-02-11
申请号:CN202111295001.X
申请日:2021-11-03
Applicant: 西安交通大学 , 中国电子科技集团公司第五十三研究所
Abstract: 一种视频格式与画质处理的FPGA系统及方法,对视频图像信号进行格式转换;将转换后的视频流信号进行画质提升;将画质提升后的视频流输入到SD卡,或者将画质提升后的视频流进行转换成符合HDMI的视频显示标准的视频流后输出。本发明有针对性地对中波及短波的红外视频信号进行画质处理,既实现了红外图像显示画质提升,又保证了不同波段的红外探测器视频的实时处理,并且能根据中波及短波视频信号的特点,实现输出不同格式的显示信号对处理后的中波及短波红外视频图像进行显示。相比于现有技术,本发明具备更好的实时性,能支持多波段的输入处理及不同格式输出显示。
-
-
公开(公告)号:CN102360344A
公开(公告)日:2012-02-22
申请号:CN201110303919.4
申请日:2011-10-10
Applicant: 西安交通大学
Abstract: 本发明提出一种矩阵处理器及其指令集和嵌入式系统,该矩阵处理器包括外部数据接口、IRAM、DRAM、矩阵处理器核心;所述外部数据接口,连接矩阵处理器的IRAM、DRAM与外部存储器,完成矩阵处理器指令的写入和与外部进行数据交换;所述IRAM和DRAM,相当于矩阵处理器的缓存;IRAM接收外部模块写入的指令序列;DRAM接收外部模块写入的矩阵或其他数据、接收矩阵处理器核心写入的计算结果,供矩阵处理器使用或外部模块读出,完成矩阵处理器与外部模块的数据交换;所述矩阵处理器核心,用于取指、译码、运算、结果写回和控制。本发明矩阵处理器能够独立完成各种矩阵运算和其他数学运算。
-
公开(公告)号:CN102646262B
公开(公告)日:2014-07-02
申请号:CN201210047720.4
申请日:2012-02-28
Applicant: 西安交通大学
Abstract: 本发明提供一种可重构的视觉前处理器,包括色度空间转换模块、可重构卷积阵列、卷积后处理模块、采样存储模块和硬件重配置控制器;色度空间转换模块、可重构卷积阵列、卷积后处理模块依次连接;采样存储模块连接色度空间转换模块、可重构卷积阵列和卷积后处理模块;硬件重配置控制器分别连接上述四个模块;色度空间转换模块,用于将接收到的不同色度空间的视频图像信号转换为亮度图像信号;可重构卷积阵列,用于不同模板的各种图像卷积运算;卷积后处理模块,用于将完成卷积运算的图像进行二值分割;硬件重配置控制器,用于对可重构视觉前处理器的重配置。本发明结构简单、易于应用、速度快,能够对大分辨率的灰度图像进行实时视觉前处理。
-
公开(公告)号:CN102360344B
公开(公告)日:2014-03-12
申请号:CN201110303919.4
申请日:2011-10-10
Applicant: 西安交通大学
Abstract: 本发明提出一种矩阵处理器及其指令集和嵌入式系统,该矩阵处理器包括外部数据接口、IRAM、DRAM、矩阵处理器核心;所述外部数据接口,连接矩阵处理器的IRAM、DRAM与外部存储器,完成矩阵处理器指令的写入和与外部进行数据交换;所述IRAM和DRAM,相当于矩阵处理器的缓存;IRAM接收外部模块写入的指令序列;DRAM接收外部模块写入的矩阵或其他数据、接收矩阵处理器核心写入的计算结果,供矩阵处理器使用或外部模块读出,完成矩阵处理器与外部模块的数据交换;所述矩阵处理器核心,用于取指、译码、运算、结果写回和控制。本发明矩阵处理器能够独立完成各种矩阵运算和其他数学运算。
-
-
-
-
-
-
-
-