-
公开(公告)号:CN1993680A
公开(公告)日:2007-07-04
申请号:CN200580026668.2
申请日:2005-08-03
Applicant: 罗伯特·博世有限公司
IPC: G06F11/16
CPC classification number: G06F11/1641 , G06F11/1679 , G06F11/1695 , G06F2201/845
Abstract: 公开了用于延迟双计算机系统的数据和/或指令访问的延迟单元(102)和方法,其中该双计算机系统具有第一计算机(100)和第二计算机(101),其中该第一和第二计算机以某一时间偏移工作,并且该延迟单元如此来构造,使得双计算机系统中的该时间偏移在访问数据和/或指令时在这两个计算机的至少一个中被补偿,以及还公开了用于延迟具有用于识别差错的差错发现机制的、计算机系统的数据和/或指令访问的方法和延迟单元,其特征在于,补偿未延迟的数据和/或指令访问与差错识别之间的持续时间。
-
公开(公告)号:CN1871581A
公开(公告)日:2006-11-29
申请号:CN200480031254.4
申请日:2004-08-20
Applicant: 罗伯特.博世有限公司
CPC classification number: G06F9/30181 , G06F9/30076 , G06F9/30189 , G06F9/3885 , G06F2201/845
Abstract: 在用于执行程序(P1、P2、P3)的带有至少两个执行单元(AKUA、ALUB)的处理器单元(100、101)的至少两个工作模式(SM、LM)之间进行切换的方法和装置,其中,至少向所述程序(P1、P2、P3)配属至少一个识别码(K2),所述识别码使得能够在至少两个工作模式(SM、LM)中进行区分,并且依据所述识别码(K1-K4、KB)在工作模式之间切换,从而所述处理器单元(100、101)对应于所配属的工作模式执行程序(P1、P2、P3)。
-
公开(公告)号:CN1871582A
公开(公告)日:2006-11-29
申请号:CN200480031253.X
申请日:2004-08-07
Applicant: 罗伯特·博世有限公司
CPC classification number: G06F9/30181 , G06F9/30189 , G06F9/383 , G06F9/3851 , G06F9/3869 , G06F9/3885 , G06F11/1641 , G06F2201/845
Abstract: 用于在具有至少两个执行单元的处理器单元中处理操作数的方法和设备,所述执行单元可以以可预定的时钟工作,其中利用控制信号来控制所述执行单元用于处理操作数,并且可以在第一工作模式和第二工作模式之间进行切换,其特征在于,在所述第一工作模式中,给两个执行单元馈送相同的操作数,在第二工作模式中,给两个执行单元馈送不同的操作数,在所述第一工作模式中,利用相同的控制信号来控制两个执行单元用于处理操作数,在第二工作模式中,利用不同的控制信号来控制两个执行单元用于处理操作数。
-
-