共有存储器装置
    1.
    发明公开

    公开(公告)号:CN1941159A

    公开(公告)日:2007-04-04

    申请号:CN200610143173.4

    申请日:2006-09-04

    CPC classification number: G11C5/025 G11C7/10 G11C7/1006

    Abstract: 本发明提供一种能够简化到达存储器的布线、能够防止面积增加和长距离布线所引起的性能下降并能够实现存储器的高速存取的共有存储器装置。处理模块(21)的输入输出端口(211)、各存储器接口(222、232)、各存储体(221-1~221-n、231-1~231-n)通过在Y方向(第1方向)及X方向(第2方向)上以矩阵状(栅格状)方式布线的连接布线连接到多个存储器宏(221、231)的配置区域(的上层)。对连接布线,多层布线指令信息布线(指令地址布线)和数据布线(写数据线和读数据线,或共用布线)。

    共享的存储器装置
    2.
    发明公开

    公开(公告)号:CN101149727A

    公开(公告)日:2008-03-26

    申请号:CN200710154783.9

    申请日:2007-09-19

    CPC classification number: G06F13/4022

    Abstract: 公开了一种共享的存储器装置,其包括:多个处理器元件;多个存储器模块,其配置为可以由多个处理器元件访问;以及连接装置,其配置为使来自多个处理器元件的特定处理器元件能够访问来自多个存储器模块的特定存储器模块;其中允许多个存储器元件经由连接装置访问多个存储器系统,每个存储器系统由至少一个存储器模块组成;并且其中可由不同处理器元件访问的多个存储器系统的每一个,允许多个存储器模块由不同处理器元件部分地共享和访问。

    共享的存储器装置
    3.
    发明授权

    公开(公告)号:CN100592282C

    公开(公告)日:2010-02-24

    申请号:CN200710154783.9

    申请日:2007-09-19

    CPC classification number: G06F13/4022

    Abstract: 公开了一种共享的存储器装置,其包括:多个处理器元件;多个存储器模块,其配置为可以由多个处理器元件访问;以及连接装置,其配置为使来自多个处理器元件的特定处理器元件能够访问来自多个存储器模块的特定存储器模块;其中允许多个存储器元件经由连接装置访问多个存储器系统,每个存储器系统由至少一个存储器模块组成;并且其中可由不同处理器元件访问的多个存储器系统的每一个,允许多个存储器模块由不同处理器元件部分地共享和访问。

    共有存储器装置
    4.
    发明授权

    公开(公告)号:CN1941159B

    公开(公告)日:2012-05-30

    申请号:CN200610143173.4

    申请日:2006-09-04

    CPC classification number: G11C5/025 G11C7/10 G11C7/1006

    Abstract: 本发明提供一种能够简化到达存储器的布线、能够防止面积增加和长距离布线所引起的性能下降并能够实现存储器的高速存取的共有存储器装置。处理模块(21)的输入输出端口(211)、各存储器接口(222、232)、各存储体(221-1~221-n、231-1~231-n)通过在Y方向(第1方向)及X方向(第2方向)上以矩阵状(栅格状)方式布线的连接布线连接到多个存储器宏(221、231)的配置区域(的上层)。对连接布线,多层布线指令信息布线(指令地址布线)和数据布线(写数据线和读数据线,或共用布线)。

    集成装置
    5.
    发明授权

    公开(公告)号:CN101051521B

    公开(公告)日:2010-05-26

    申请号:CN200610172909.0

    申请日:2006-09-07

    Inventor: 柏谷元史

    CPC classification number: G06F13/4022

    Abstract: 提供一种能够简化到达存储器的布线、能够防止因面积增加和长距离布线引起的性能下降、并能够实现存储器存取的高速化的集成装置。通过在多个存储器宏(221、231)的配置区域(的上层)沿Y方向(第1方向)及X方向(第2方向)以矩阵状(栅格状)布线的连接布线,处理模块(21)的输入输出端口(211)、各存储器接口(222、232)和各存储器存储体(221-1~221-n,231-1~231-n)进行连接。连接布线包含被多层布线的指示信息布线(指令地址布线)和数据布线,指示信息布线由专用布线(专用布线)形成,数据布线的至少第2方向(X方向)的布线由专用布线形成。

    集成装置
    6.
    发明公开

    公开(公告)号:CN101051521A

    公开(公告)日:2007-10-10

    申请号:CN200610172909.0

    申请日:2006-09-07

    Inventor: 柏谷元史

    CPC classification number: G06F13/4022

    Abstract: 提供一种能够简化到达存储器的布线、能够防止因面积增加和长距离布线引起的性能下降、并能够实现存储器存取的高速化的集成装置。通过在多个存储器宏(221、231)的配置区域(的上层)沿Y方向(第1方向)及X方向(第2方向)以矩阵状(栅格状)布线的连接布线,处理模块(21)的输入输出端口(211)、各存储器接口(222、232)和各存储器存储体(221-1~221-n,231-1~231-n)进行连接。连接布线包含被多层布线的指示信息布线(指令地址布线)和数据布线,指示信息布线由专用布线(专用布线)形成,数据布线的至少第2方向(X方向)的布线由专用布线形成。

Patent Agency Ranking