一种快速实现8x8DCT变换的硬件系统

    公开(公告)号:CN108259919B

    公开(公告)日:2020-08-07

    申请号:CN201810265541.5

    申请日:2018-03-28

    Applicant: 福州大学

    Abstract: 本发明涉及一种快速实现8x8DCT变换的硬件系统,包括控制模块、DCT系数模块、数据传送模块、PE阵列模块、以及残差存储模块。控制模块从变频器中得到的信号用于控制各个模块的协调运作。DCT系数模块获取输入的DCT系数,自循环后输入给数据传送模块。数据传送模块沟通DCT系数模块和PE阵列模块之间的数据正确传送。PE阵列模块接收DCT系数和残差值,在每个PE单元中做算术运算得到中间值和结果值,并在整个模块中进行残差和中间值的子循环。残差存储模块主要功能是接收外部传入的残差值,并一次性映射到PE阵列模块中。本发明能够避开常规DCT变换算法的转置操作,减少硬件实现周期,使得行列变换模块能够共用一个硬件资源,减少硬件面积。

    一种快速实现8x8DCT变换的硬件系统

    公开(公告)号:CN108259919A

    公开(公告)日:2018-07-06

    申请号:CN201810265541.5

    申请日:2018-03-28

    Applicant: 福州大学

    Abstract: 本发明涉及一种快速实现8x8DCT变换的硬件系统,包括控制模块、DCT系数模块、数据传送模块、PE阵列模块、以及残差存储模块。控制模块从变频器中得到的信号用于控制各个模块的协调运作。DCT系数模块获取输入的DCT系数,自循环后输入给数据传送模块。数据传送模块沟通DCT系数模块和PE阵列模块之间的数据正确传送。PE阵列模块接收DCT系数和残差值,在每个PE单元中做算术运算得到中间值和结果值,并在整个模块中进行残差和中间值的子循环。残差存储模块主要功能是接收外部传入的残差值,并一次性映射到PE阵列模块中。本发明能够避开常规DCT变换算法的转置操作,减少硬件实现周期,使得行列变换模块能够共用一个硬件资源,减少硬件面积。

Patent Agency Ranking