一种对参考时钟相位抖动进行分析的方法及装置

    公开(公告)号:CN105203821A

    公开(公告)日:2015-12-30

    申请号:CN201510616401.4

    申请日:2015-09-24

    Abstract: 本发明公开了一种对参考时钟相位抖动进行分析的方法及装置,包括:接收用户输入的对待分析波形的参考时钟相位抖动进行一键分析的控制指令;加载所有所述待分析波形;从已加载的所述待分析波形中选取当前分析波形,判断所述当前分析波形的类型;根据所述当前分析波形的类型,逐次对所述类型对应的各个模板的参考时钟相位抖动进行分析;自动保存分析后的数据信息;在所述当前分析波形分析结束后,自动从已加载的所述待分析波形中选取下一个波形,直到全部所述待分析波形分析结束为止。本发明通过一键式分析,大大减少了工程师的工作量,提高了工程师的工作效率,并且还能够有效避免人工操作所带来的错误。

    一种对参考时钟相位抖动进行分析的方法及装置

    公开(公告)号:CN105203821B

    公开(公告)日:2018-03-20

    申请号:CN201510616401.4

    申请日:2015-09-24

    Abstract: 本发明公开了一种对参考时钟相位抖动进行分析的方法及装置,包括:接收用户输入的对待分析波形的参考时钟相位抖动进行一键分析的控制指令;加载所有所述待分析波形;从已加载的所述待分析波形中选取当前分析波形,判断所述当前分析波形的类型;根据所述当前分析波形的类型,逐次对所述类型对应的各个模板的参考时钟相位抖动进行分析;自动保存分析后的数据信息;在所述当前分析波形分析结束后,自动从已加载的所述待分析波形中选取下一个波形,直到全部所述待分析波形分析结束为止。本发明通过一键式分析,大大减少了工程师的工作量,提高了工程师的工作效率,并且还能够有效避免人工操作所带来的错误。

    一种CTLE值遍历优化方法及装置

    公开(公告)号:CN105577592A

    公开(公告)日:2016-05-11

    申请号:CN201511032255.7

    申请日:2015-12-31

    Inventor: 钱身飞 廖祺

    CPC classification number: H04L25/03082 H04L25/03885

    Abstract: 本发明公开了一种CTLE值遍历优化方法及装置,基于BERTscope实现,其中,CTLE值遍历优化方法包括:通过CSII软件读取当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率;判断误码率是否符合预设要求,如果否,则利用CSII软件对当前设置的CTLE值进行修改,得到当前设置的CTLE值,并利用当前设置的CTLE值计算接收机的误码率,直至误码率符合预设要求为止。本申请中基于BERTscope实现接收机的误码率的测试,同时通过CSII软件修改CTLE值,从而解决了现有技术对CTLE值的优化中存在的需要耗费大量时间,且工作效率较低的问题。

    一种对PCIe眼图进行分析的方法及装置

    公开(公告)号:CN105117566B

    公开(公告)日:2018-06-26

    申请号:CN201510616329.5

    申请日:2015-09-24

    Abstract: 本发明公开了一种对PCIe眼图进行分析的方法及装置,该方法包括:接收用户输入的对待分析波形的PCIe眼图进行一键分析的控制指令;加载所有所述待分析波形;从已加载的所述待分析波形中选取当前分析波形,判断所述当前分析波形的速率;根据所述当前分析波形的速率,逐次对各不同速率的PCIe波形文件所对应的模板进行分析;自动保存分析后的数据信息;在所述当前分析波形分析结束后,自动从已加载的所述待分析波形中选取下一个波形,直到全部所述待分析波形分析结束为止。本发明通过一键式分析大大减少了工程师的工作量,提高了工程师的工作效率,并且还能够有效避免人工操作所带来的错误。

    一种非标准PCIe3.0接口测试方法与系统

    公开(公告)号:CN105743737A

    公开(公告)日:2016-07-06

    申请号:CN201610077603.0

    申请日:2016-02-03

    CPC classification number: H04L43/0823 H04B17/15 H04B17/29 H04L43/0817

    Abstract: 本发明公开了一种非标准PCIe3.0接口测试方法与系统,分别对待测主板PCIe3.0接口进行发射性能测试和接收性能测试,获取待测主板PCIe3.0接口的存储波形;根据存储波形分析发射信号和参考时钟信号,得到眼图;根据眼图判断是否通过发射性能测试;令CPU进入Loopback模式;向CPU的接收信号中加入预设抖动信号;获取CPU的发射端的发射信号;根据CPU的发射信号与CPU的接收信号计算误码率,判断误码率是否小于预设误码率阈值,如果是则确定通过接收性能测试,当发射性能测试与接收性能测试均通过时,确定待测主板PCIe3.0接口通过测试,可以有效地对非标准主板PCIe3.0接口的发射信号品质和接收性能进行测试。

    一种对PCIe眼图进行分析的方法及装置

    公开(公告)号:CN105117566A

    公开(公告)日:2015-12-02

    申请号:CN201510616329.5

    申请日:2015-09-24

    Abstract: 本发明公开了一种对PCIe眼图进行分析的方法及装置,该方法包括:接收用户输入的对待分析波形的PCIe眼图进行一键分析的控制指令;加载所有所述待分析波形;从已加载的所述待分析波形中选取当前分析波形,判断所述当前分析波形的速率;根据所述当前分析波形的速率,逐次对各不同速率的PCIe波形文件所对应的模板进行分析;自动保存分析后的数据信息;在所述当前分析波形分析结束后,自动从已加载的所述待分析波形中选取下一个波形,直到全部所述待分析波形分析结束为止。本发明通过一键式分析大大减少了工程师的工作量,提高了工程师的工作效率,并且还能够有效避免人工操作所带来的错误。

    一种眼图自动分析方法及装置

    公开(公告)号:CN105678234A

    公开(公告)日:2016-06-15

    申请号:CN201511021095.6

    申请日:2015-12-30

    Inventor: 钱身飞 廖祺

    CPC classification number: G06K9/0053

    Abstract: 本发明公开了一种眼图自动分析方法及装置,其中,该方法包括:自动加载模板文件及波形文件;利用模板文件对波形文件中包含的数据波形依次进行分析;自动统计并记录波形文件中每个数据波形的分析结果。通过本申请公开的上述技术方案,自动实现对于模板文件及波形文件的加载,进而利用模板文件对波形文件中包含的每个数据波形进行分析,并得到分析结果,由此,可以将待分析的数据波形加入波形文件中,以实现对于多个数据波形的批量加载,同时用于对多个数据波形进行分析的模板文件也仅需一次加载即可,不同于现有技术中通过工作人员手工对数据波形及模板文件重复加载动作以实现对于数据波形的分析,进而大大降低了工作人员需要耗费的时间及精力。

Patent Agency Ranking