-
公开(公告)号:CN1322402A
公开(公告)日:2001-11-14
申请号:CN99811884.2
申请日:1999-09-14
CPC classification number: H03L7/10 , H03D13/007 , H03L7/08 , H03L7/085 , H03L7/093 , H03L7/099 , H03L7/16 , H03L2207/12 , H04B1/406
Abstract: 本发明涉及通过将在已有的PLL电路中必需的n个LPF削减到一个,能够减少实际的安装面积和引脚数量,使设计简略化的PLL电路和用该电路的无线通信终端机。与本发明有关的PLL电路由可变增益相位比较器1,混频器2,LPF3,n个VCO4-1~4-n,n个耦合器5-1~5-n,和控制上述的VCO工作的接通断开的控制电路6构成,将相位差变换增益可变的可变增益相位比较器1用作相位比较器。通过控制电路6对VCO4-1~4-n工作的接通断开进行控制,使在VCO4-1~4-n中与希望的工作频带对应的一个VCO进行工作,而其它的VCO处在断开状态。通过与上述的VCO4-1~4-n的灵敏度相对应地改变相位差变换增益,能够将上述的PLL电路必需的LPF削减到一个。
-
公开(公告)号:CN100539487C
公开(公告)日:2009-09-09
申请号:CN02143802.1
申请日:2002-09-27
Applicant: 株式会社日立制作所
CPC classification number: H03G3/3078 , H03G3/3052 , H04B1/707
Abstract: 提供能减少在以CDMA等的没有间隙时间的直接变换型来使用步进型可变增益器的情况下产生的增益转换时噪声的影响的无线通信接收机。作成使用终端计数器和定序器来控制由AGC控制部转换可变增益器的增益时的时序结构。通过作成这样的结构,避免在接收控制用信号或抗噪声性能差的信号的时刻处增益被转换,以转换可变增益器增益的方式来控制时序。
-
公开(公告)号:CN1169296C
公开(公告)日:2004-09-29
申请号:CN99811884.2
申请日:1999-09-14
CPC classification number: H03L7/10 , H03D13/007 , H03L7/08 , H03L7/085 , H03L7/093 , H03L7/099 , H03L7/16 , H03L2207/12 , H04B1/406
Abstract: 本发明提供一种PLL电路,涉及通过将在已有的PLL电路中必需的n个LPF削减到一个,能够减少实际的安装面积和引脚数量,使设计简略化的PLL电路和用该电路的无线通信终端机。与本发明有关的PLL电路由可变增益相位比较器(1),混频器(2),LPF(3),n个VCO(4-1~4-n),n个耦合器(5-1~5-n),和控制上述的VCO工作的接通断开的控制电路(6)构成,将相位差变换增益可变的可变增益相位比较器(1)用作相位比较器。通过控制电路(6)对n个VCO(4-1~4-n)工作的接通断开进行控制,使在n个VCO(4-1~4-n)中与希望的工作频带对应的一个VCO进行工作,而其它的VCO处在断开状态。通过与上述的n个VCO(4-1~4-n)的灵敏度相对应地改变相位差变换增益,能够将上述的PLL电路必需的LPF削减到一个。
-
公开(公告)号:CN1409507A
公开(公告)日:2003-04-09
申请号:CN02143802.1
申请日:2002-09-27
Applicant: 株式会社日立制作所
CPC classification number: H03G3/3078 , H03G3/3052 , H04B1/707
Abstract: 提供能减少在以CDMA等的没有间隙时间的直接变换型来使用步进型可变增益器的情况下产生的增益转换时噪声的影响的无线通信接收机。作成使用终端计数器和定序器来控制由AGC控制部转换可变增益器的增益时的时序结构。通过作成这样的结构,避免在接收控制用信号或抗噪声性能差的信号的时刻处增益被转换,以转换可变增益器增益的方式来控制时序。
-
-
-