存储装置
    1.
    发明公开

    公开(公告)号:CN1577297A

    公开(公告)日:2005-02-09

    申请号:CN200410063618.9

    申请日:2004-07-07

    Inventor: 渡边和嗣

    CPC classification number: G06F12/1466

    Abstract: 在多个过程中使用同一存储器时,利用不是进行写入的过程的其它过程能够读出存储器中保持的内容,保密性降低。本发明的存储装置根据状态保持单元中存储了是哪个过程对存储器进行写入的,以及是否由想要读出存储器内容的过程写入的数据,然后利用屏蔽机构(12)对存储器中保持的数据进行运算,通过这样来提高保密性。

    存储装置
    2.
    发明授权

    公开(公告)号:CN1269048C

    公开(公告)日:2006-08-09

    申请号:CN200410063618.9

    申请日:2004-07-07

    Inventor: 渡边和嗣

    CPC classification number: G06F12/1466

    Abstract: 在多个过程中使用同一存储器时,利用不是进行写入的过程的其它过程能够读出存储器中保持的内容,保密性降低。本发明的存储装置根据状态保持单元中存储了是哪个过程对存储器进行写入的,以及是否由想要读出存储器内容的过程写入的数据,然后利用屏蔽机构(12)对存储器中保持的数据进行运算,通过这样来提高保密性。

    调试器装置及调试方法
    3.
    发明公开

    公开(公告)号:CN1581117A

    公开(公告)日:2005-02-16

    申请号:CN200410055910.6

    申请日:2004-08-03

    CPC classification number: G06F11/3636 G06F11/3652

    Abstract: 根据本实施例的一种调试器装置,包括主机、CPU、用于存储指令的多个E-存储器单元(仿真存储器单元)以及执行监督单元。主机跟踪要被存储在E-存储器单元的指令,并以指令序列的形式传送跟踪结果。执行监督单元与CPU、E-存储器单元和主机相连。执行监督单元将从主机传送过来的指令序列单独写入多个E-存储器单元中,按照CPU的指令地址,从多个E-存储器单元之一读取指令序列,从而向CPU传送指令序列,并在CPU的指令地址不相关时,向主机输出指令重写命令。

Patent Agency Ranking