视频解码设备
    1.
    发明公开

    公开(公告)号:CN1578468A

    公开(公告)日:2005-02-09

    申请号:CN200410076656.8

    申请日:2004-07-28

    CPC classification number: H04N19/44 H04N19/51 H04N19/563

    Abstract: 一种解码设备减轻了填充处理所产生的负载。当解码设备输出解码数据到帧存储器时,在该解码设备中的填充单元判断解码数据是否包括边界像素,并且当判定为包括边界像素时,使用边界像素数据执行到延伸区域的填充处理。因此,当边界像素包括在输出宏模块中时,边界像素输出到延伸区域,而且在要输出的一个解码宏模块内的像素也输出到该延伸区域。这消除了从帧存储器再读取边界像素的必要。

    独立处理多个指令流、软式控制各指令流的处理功能的多程序流程同时处理器

    公开(公告)号:CN1495605A

    公开(公告)日:2004-05-12

    申请号:CN03154888.1

    申请日:1997-08-27

    CPC classification number: G06F9/4843 G06F9/3009 G06F9/3822 G06F9/3851

    Abstract: 一种执行多个指令流的多程序流程同时处理器,包括:多个功能单元,执行指令;多个指令解码器,与各指令流对应地设置,解码各个指令,完成作为执行该指令的功能单元要求将解码指令发给该功能单元的指令发出要求;优先权存储器,存储各指令流的优先权,各优先权与其他指令流的优先权独立,并通过专用指令变更;自停止数据存储器,在各指令流中存储指令流处于执行状态还是处于停止状态的自停止数据;调解器,接收来自多个指令解码部分通知的指令发出要求,2个以上的指令发出要求同时指定一个功能单元的情况下,根据优先权存储器中存储的优先权,确定向该功能单元要发出的解码指令;停止器,根据所述自停止数据,停止与正处于停止状态的指令流相应的指令解码部分向调解器的指令发出要求的通知。

    数据处理装置
    6.
    发明公开
    数据处理装置 审中-实审

    公开(公告)号:CN1282925A

    公开(公告)日:2001-02-07

    申请号:CN00126273.4

    申请日:2000-07-11

    CPC classification number: G06F13/4022 G06F13/1673

    Abstract: 局部缓冲器13~局部缓冲器15分别对应于多个总线10,吸收由于总线1和总线10~总线12的位宽度不同产生的传送速度的速度差,在总线1和总线10~总线12之间进行数据的输入输出。在希望变更应分配到主器件4~主器件6的频带宽度时,可以变更主器件4~主器件6以及总线10~总线12、局部缓冲器13~局部缓冲器15的读写通道,而不必重新设计存储器件、存储控制器3、总线1。

    独立处理多个指令流、软式控制各指令流的处理功能的多线程处理器

    公开(公告)号:CN100373331C

    公开(公告)日:2008-03-05

    申请号:CN200510125175.6

    申请日:1997-08-27

    CPC classification number: G06F9/4843 G06F9/3009 G06F9/3822 G06F9/3851

    Abstract: 一种执行多个指令流的多线程处理器,包括:多个功能单元,执行指令;多个指令解码器,与各指令流对应地设置,解码各个指令,完成作为执行该指令的功能单元要求将解码指令发给该功能单元的指令发出要求;优先权存储器,存储各指令流的优先权,各优先权与其他指令流的优先权独立,并通过专用指令变更;自停止数据存储器,在各指令流中存储指令流处于执行状态还是处于停止状态的自停止数据;调解器,接收来自多个指令解码部分通知的指令发出要求,2个以上的指令发出要求同时指定一个功能单元的情况下,根据优先权存储器中存储的优先权,确定向该功能单元要发出的解码指令;停止器,根据所述自停止数据,停止与正处于停止状态的指令流相应的指令解码部分向调解器的指令发出要求的通知。

Patent Agency Ranking